-
公开(公告)号:CN111861920B
公开(公告)日:2023-08-04
申请号:CN202010686939.3
申请日:2020-07-16
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本申请公开了一种中值滤波方法,应用于RISC协处理器中,包括:基于SETUP指令从存储单元中读取待滤波的N2个数据;按照预设的取数据规则执行一次选取操作,从N2个数据中选取出对应于本次选取操作的目标数据并与剩余的N2‑1个数据比较,且当目标数据为待滤波的N2个数据的中值时,将目标数据写入至第一寄存器中,且将第二寄存器的值设置为第一数值;判断第二寄存器的值是否为第一数值;若是则读取第一寄存器的值作为中值以实现中值滤波,并在读取了第一寄存器的值之后,将第一和第二寄存器的值均置为第二数值;若否则返回执行选取操作。应用本申请的方案,加快了中值滤波的速度。本申请还提供了一种中值滤波系统,具有相应技术效果。
-
公开(公告)号:CN111741246B
公开(公告)日:2022-07-05
申请号:CN202010540164.9
申请日:2020-06-12
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本申请公开了一种视频存储方法、装置、SOC系统、介质,该方法包括:根据待存储视频信息和目标DDR占用信息,向所述目标DDR发送存储空间申请请求;接收所述目标DDR根据所述存储空间申请请求发送的存储空间分配响应;将所述待存储视频信息对应的待存储视频数据存储到所述目标DDR中与所述存储空间申请请求对应的地址空间下。本申请中在视频存储的过程中,先根据待存储视频信息以及待写入DDR的占用情况进行存储空间的申请,再将待存储视频存储到申请的空间中,这样可以避免存储空间的浪费,且在不需要进行视频存储时,SOC系统上的存储资源便可以用于支持其他功能的运行,以保证系统上其他功能的正常运行,提高SOC系统的性能。
-
公开(公告)号:CN111861920A
公开(公告)日:2020-10-30
申请号:CN202010686939.3
申请日:2020-07-16
Applicant: 浪潮(北京)电子信息产业有限公司
Abstract: 本申请公开了一种中值滤波方法,应用于RISC协处理器中,包括:基于SETUP指令从存储单元中读取待滤波的N2个数据;按照预设的取数据规则执行一次选取操作,从N2个数据中选取出对应于本次选取操作的目标数据并与剩余的N2-1个数据比较,且当目标数据为待滤波的N2个数据的中值时,将目标数据写入至第一寄存器中,且将第二寄存器的值设置为第一数值;判断第二寄存器的值是否为第一数值;若是则读取第一寄存器的值作为中值以实现中值滤波,并在读取了第一寄存器的值之后,将第一和第二寄存器的值均置为第二数值;若否则返回执行选取操作。应用本申请的方案,加快了中值滤波的速度。本申请还提供了一种中值滤波系统,具有相应技术效果。
-
公开(公告)号:CN111858218A
公开(公告)日:2020-10-30
申请号:CN202010745210.9
申请日:2020-07-29
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F11/22
Abstract: 本申请公开了一种FPGA的AMBA总线接口调试方法、装置及FPGA,该方法包括:获取目标调试命令脚本,其中,所述目标调试命令脚本为通过Vivado工具获取到的TCL脚本;调用所述Vivado工具中的JTAG to AXI IP将所述目标调试命令脚本转换为标准AXI接口数据;调用所述Vivado工具中的AXI Interconnect IP以及根据目标接口模块确定出的预设IP进行所述标准AXI接口数据对应的调试操作,以便对所述目标接口模块进行调试,其中,所述目标接口模块为所述目标调试命令脚本中的目标地址对应的接口模块。这样能够大大提高调试效率,提高了调试的灵活性。
-
公开(公告)号:CN111857844A
公开(公告)日:2020-10-30
申请号:CN202010567659.0
申请日:2020-06-19
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F9/4401 , G06F9/30
Abstract: 本申请公开了一种多核处理器的初始化方法,首先控制每个处理器执行对应的配置操作,然后根据初始化依赖关系将多个前置板级初始化操作和多个后置板级初始化操作分配至每个处理器中,最后每个处理器按照顺序对分配好的初始化操作执行,实现了将初始化操作的并行处理,提高初始化效率,降低操作时长,缩短启动时间。本申请还公开了一种多核处理器的初始化装置、服务器以及计算机可读存储介质,具有以上有益效果。
-
公开(公告)号:CN111737069A
公开(公告)日:2020-10-02
申请号:CN202010567746.6
申请日:2020-06-19
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F11/22 , G06F11/273
Abstract: 本申请公开了一种调试电路,包括FPGA芯片、电平转换芯片、开关芯片以及CPU芯片;所述FPGA芯片与所述CPU芯片均分别连接所述电平转换芯片与所述开关芯片,且所述FPGA芯片还连接所述CPU芯片;所述FPGA芯片,用于输出第一控制信号至所述电平转换芯片与所述开关芯片,以择一的使所述电平转换芯片或所述开关芯片工作;输出第二控制信号至所述CPU芯片,以使所述CPU芯片根据所述第二控制信号调整复用接口的功能。该调试电路能够节省调试时间,提高电路稳定性,降低开发板失效风险。本申请还公开了一种开发板、调试方法、设备及计算机可读存储介质,均具有上述技术效果。
-
公开(公告)号:CN111683251A
公开(公告)日:2020-09-18
申请号:CN202010470842.9
申请日:2020-05-28
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: H04N19/42 , H04N19/423 , H04N19/186
Abstract: 本发明实施例公开了一种视频数据存储方法、装置和介质,获取原始视频数据;利用颜色编码的剩余存储空间所对应的丢帧率,对原始视频数据进行丢帧处理,以得到目标视频数据。根据颜色编码的存储空间使用情况,对原始视频数据进行动态可配丢帧,保证了视频的流畅性。对目标视频数据进行色彩空间转换,并按照原始视频数据对应的压缩模式,对色彩空间转换后的目标视频数据进行YUV丢数处理,将YUV丢数处理后的目标视频数据存储至DDR。在该技术方案中,原始视频数据在存入DDR之前,提前进行色彩空间转换以及YUV丢数处理,然后将YUV丢数处理之后的视频数据存入DDR,极大的降低了SoC系统中视频功能所占的内存带宽和资源。
-
公开(公告)号:CN105243342B
公开(公告)日:2019-02-19
申请号:CN201510645956.1
申请日:2015-10-08
Applicant: 浪潮(北京)电子信息产业有限公司
Inventor: 童元满
IPC: G06F21/76
Abstract: 本发明实施例公开了一种基于一次可编程查找表的标准单元逻辑电路,包括:基于反熔丝的存储单元阵列、状态放大和编程控制逻辑电路;其中,若所述标准单元逻辑电路有2n个输入的字线使能信号WL,有m个输入的位线使能信号BLS,则所述存储单元阵列为2n行m列的存储单元阵列,所述状态放大和编程控制逻辑电路为m个,且每个状态放大和编程控制逻辑电路与所述每个状态放大和编程控制逻辑电路相对应的一列存储单元均相连。本实施例中的存储单元阵列为基于反熔丝的存储单元阵列,反熔丝电路在编程之后不具有可逆性,且只能编程一次,能保障芯片的核心逻辑不受木马电路的干扰或破坏,保证核心私密数据的安全存储,不被后门电路窃取。
-
公开(公告)号:CN105005645B
公开(公告)日:2018-10-02
申请号:CN201510373574.8
申请日:2015-06-30
Applicant: 浪潮(北京)电子信息产业有限公司
IPC: G06F17/50
Abstract: 本发明公开了一种覆盖率的统计方法及装置,所述方法包括:在代码中分别为代码中的每个待覆盖点添加用于检测待覆盖点的覆盖情况的检测逻辑以及用于保存检测结果的寄存器;在代码开始执行后,检测逻辑检测对应的待覆盖点的覆盖情况,在检测到对应的待覆盖点被覆盖时,记录到对应的寄存器中,直到代码执行完毕;分别读取每个待覆盖点对应的寄存器的寄存器值,对读取的寄存器值进行统计分析,生成代码的覆盖结果。本发明在保证芯片的结构和功能实现的前提下,添加的检测逻辑和寄存器使覆盖率的统计,不再依赖于代码版本的稳定,对代码版本的变动不再敏感,可以灵活的应用于代码设计的初期和中期阶段,使验证工作尽早地高效开展。
-
公开(公告)号:CN105095793B
公开(公告)日:2018-03-23
申请号:CN201510645937.9
申请日:2015-10-08
Applicant: 浪潮(北京)电子信息产业有限公司
Inventor: 童元满
IPC: G06F21/62
Abstract: 本发明实施例公开了一种安全芯片中数据加解密的方法及系统,包括:根据预设位宽值,将待处理数据切分成位宽为预设位宽值的X个数据切片序列;将所述X个数据切片序列送至加解密模块,通过加解密模块对X个数据切片序列进行加密处理或解密处理;其中,加解密模块和密钥均通过反熔丝查找表标准单元实现;若检测到加解密模块输出有效数据,则对连续输出X周期的数据切片进行采样。由于本实施例中的加解密模块由反熔丝查找表标准单元实现,在编程之后不具有可逆性,即使运用反向工程也无法破解反熔丝电路在编程之后的状态,因此,本实施例能防止芯片内部加密密钥和加解密电路被硬件木马或者方向工程等手段破解,保证了数据的安全性。
-
-
-
-
-
-
-
-
-