多模式同步对时装置
    51.
    实用新型

    公开(公告)号:CN205017341U

    公开(公告)日:2016-02-03

    申请号:CN201520826765.0

    申请日:2015-10-22

    Abstract: 本实用新型提供一种多模式同步对时装置,包括:微处理器,FPGA模块、GPS模块、物理层网卡芯片PHY以及晶振,晶振与物理层网卡芯片PHY连接,用于为物理层网卡芯片PHY提供时钟信号,FPGA模块分别与GPS模块和物理层网卡芯片PHY连接,FPGA模块还包括IRIG-B码接口,FPGA模块根据GPS模块或物理层网卡芯片PHY的参考时间生成标准时间信息,FPGA模块将时间信息发送给所述待对时设备,或,FPGA模块接收IRIG-B码并解析IRIG-B码中的时间信息,将所述时间信息发送给所述待对时设备。从而该多模式同步对时装置能够实现三种模式的精确对时,分别为GPS对时模式、基于网络对时的模式和基于RIG-B码对时模式。用户能够根据实际现场要求选择对时模式,适应现场多样的同步方式,从而为现场测试带来便利。

Patent Agency Ranking