缓存的模拟方法及装置
    51.
    发明公开

    公开(公告)号:CN107229546A

    公开(公告)日:2017-10-03

    申请号:CN201610169734.1

    申请日:2016-03-23

    Abstract: 一种缓存的模拟方法及装置。所述方法包括:当接收到访问缓存请求时,从所述访问缓存请求中提取待访问的数据的存储地址;当获取到待模拟的缓存的配置参数时,对所述存储地址进行划分,获得所述存储地址对应的缓存块的地址信息,所述待模拟的缓存的配置参数适于基于所述待模拟的缓存的应用需求进行配置;根据所述存储地址对应的缓存块的地址信息,搜索第一存储区;根据搜索结果判断所述存储地址在所述第一存储区中是否命中;根据所述存储地址在所述第一存储区中是否命中的判断结果,获取相应的数据并返回。利用上述模拟方法进行Cache性能评估的准确性更高。

    智能卡和指令的处理方法
    52.
    发明授权

    公开(公告)号:CN102930322B

    公开(公告)日:2015-08-26

    申请号:CN201210378811.6

    申请日:2012-09-29

    Abstract: 本发明技术方案提供一种智能卡和指令的处理方法,所述智能卡包括:第一处理单元,包括适于执行原生指令的第一执行单元;第二处理单元,包括适于执行第一字节码指令的第二执行单元。本发明技术方案根据智能卡所需执行的指令类型增加了可以直接执行字节码指令的执行单元,虽然增加了指令执行单元的数量,但是省略了每个字节码指令执行都需要虚拟机转换的过程,使得原生指令和字节码指令都可以被快速执行,提高了智能卡的运行效率。

    数据处理方法和装置
    53.
    发明公开

    公开(公告)号:CN104426652A

    公开(公告)日:2015-03-18

    申请号:CN201310391144.X

    申请日:2013-08-30

    Abstract: 本发明提供了数据处理方法和装置,其中,数据处理方法包括:初始化寄存器G(0)至G(n-1)的值,所述寄存器G(0)至G(n-1)的初始值为一组遍历序列,其中,n为整数,n>1;启动数据发生器输出0到n-1;当所述数据发生器每输出一个输出值i时,将寄存器G(i)的值和寄存器G(r)的值进行交换,所述r的值为根据预设规则确定的值,0≤r≤n-1;当数据发生器将0到n-1全部输出后,输出寄存器G(0)至G(n-1)的值。通过所述方法和装置可以提高遍历序列的随机性和加密系统的安全性。

    智能卡和指令的处理方法
    54.
    发明公开

    公开(公告)号:CN102930322A

    公开(公告)日:2013-02-13

    申请号:CN201210378811.6

    申请日:2012-09-29

    Abstract: 本发明技术方案提供一种智能卡和指令的处理方法,所述智能卡包括:第一处理单元,包括适于执行原生指令的第一执行单元;第二处理单元,包括适于执行第一字节码指令的第二执行单元。本发明技术方案根据智能卡所需执行的指令类型增加了可以直接执行字节码指令的执行单元,虽然增加了指令执行单元的数量,但是省略了每个字节码指令执行都需要虚拟机转换的过程,使得原生指令和字节码指令都可以被快速执行,提高了智能卡的运行效率。

Patent Agency Ranking