一种具备CMS功能的大型可编程自动化控制器

    公开(公告)号:CN215910807U

    公开(公告)日:2022-02-25

    申请号:CN202122407185.6

    申请日:2021-09-30

    Abstract: 本实用新型提供一种具备CMS功能的大型可编程自动化控制器,包括CPU模块、高速模拟量采样模块、IO扩展模块、第一高速背板通信总线、第二高速背板通信总线、数据服务器、SCADA系统,所述CPU模块与高速模拟量采样模块通过第一高速背板通信总线进行通信连接;所述IO扩展模块通过第二高速背板通信总线与CPU模块和高速模拟量采样模块;所述CPU模块还与数据服务器以及SCADA系统通信连接;所述高速模拟量采样模块与接近开关和加速度传感器通信连接用以接收接近开关和加速度传感器采集的数据;所述IO扩展模块与执行与采集单元通信连接用以实现信息交互。本实用新型将CMS与风电主控系统相结合,实现了风电主控系统与CMS信息交互和数据共享,有效了数据的有效利用率。

    一种具备励磁控制及调差功能的智能功率柜系统

    公开(公告)号:CN208589936U

    公开(公告)日:2019-03-08

    申请号:CN201821000641.7

    申请日:2018-06-27

    Abstract: 一种具备励磁控制及调差功能的智能功率柜系统,包括多个并联连接的智能功率柜,任意一个智能功率柜设有独立的控制模块,所述控制模块均通过第一通信网络与功率测量模块通信连接;所述控制模块通过第二通信网络与励磁调节柜内的第一励磁控制通道和第二励磁控制通道连接。所述功率测量模块,通过第一通信网络将无功功率数据发送到每一个智能功率柜的控制模块,在所述控制模块转为在线控制时,根据来自功率测量模块的无功功率数据完成调差计算,实现调差功能。通过本实用新型,智能功率柜增加了调差功能。同时智能功率柜独立运行时,仅剩2台智能功率柜的分布式励磁控制系统中,非在线智能功率柜增加了在线控制的智能功率柜是否正常的辅助判据,进一步提高励磁系统的冗余度。(ESM)同样的发明创造已同日申请发明专利

    一种模块式控制器自动配置模块信息的系统

    公开(公告)号:CN204856143U

    公开(公告)日:2015-12-09

    申请号:CN201520683928.4

    申请日:2015-09-06

    Abstract: 本实用新型提供一种模块式控制器自动配置模块信息的系统,包括主CPU模块、第一模块、第二模块以及后续模块都依次插装在多口机架上,其特征在于:所述主CPU模块、第一模块、第二模块以及后续模块通过基板上的背板总线构成一个模块式控制器硬件平台,主CPU模块引出片选线连接第一模块,第一模块引出片选线连接第二模块,第二模块引出片选线连接后续模块,以此类推依次级联接在一起,后续模块引出存在线连接第二模块,第二模块引出存在线连接第一模块,第一模块引出存在线连接主CPU模块以此类推依次级联接在一起,解决主CPU模块与其他模块之间的通讯难题,实现模块信息自动配置。

    基于ARM和FPGA高速灵活的串口装置

    公开(公告)号:CN203982366U

    公开(公告)日:2014-12-03

    申请号:CN201420464510.X

    申请日:2014-08-15

    Abstract: 本实用新型提供一种基于ARM和FPGA高速灵活的串口装置,包括通过并口进行数据交换的ARM芯片和FPGA芯片,FPGA芯片由并口总线控制器、功能配置及状态监控器、发送数据FIFO区、接收数据FIFO区、发送控制器、接收控制器构成。ARM芯片用于设置FPGA芯片构建的各串口的配置信息,并将各串口的配置信息通过并口总线控制器发送至功能配置及状态监控器。功能配置及状态监控器的输出端与发送控制器和接收控制器的输入端连接,所述功能配置及状态监控器用于根据所设置各串口的配置信息配置发送控制器的发送模式。本实用新型可以设置各串口的发送方式,满足各种串口的应用需求。

    一种并联智能整流桥的均流控制系统结构

    公开(公告)号:CN205544264U

    公开(公告)日:2016-08-31

    申请号:CN201620297044.X

    申请日:2016-04-12

    Abstract: 一种并联智能整流桥的均流控制系统结构,包括应用于三相并联整流电路中的调节器、通信连接器和多个并联的智能整流桥,智能整流桥设有整流桥控制器和对每一相桥臂支路和输出线路参数进行采样的互感器,每一个智能整流桥的整流桥控制器通过通信连接器与调节器连接,调节器用于收集各智能整流桥的线路参数并在设定的同步周期内为整流桥控制器提供均分电流参数。本实用新型使并联整流桥中的每一个智能整流桥成为一个系统,对该系统的每一相分支点参数进行实时采样检测,并通过线路与调节器联网,由调节器统一控制电流,各智能整流桥根据控制电流调整自身的输出电流,使整体电流分配均衡,从而整体延长了使用寿命。

    一种带独立控制功能的智能功率柜

    公开(公告)号:CN204928653U

    公开(公告)日:2015-12-30

    申请号:CN201520696922.0

    申请日:2015-09-10

    Abstract: 一种带独立控制功能的智能功率柜,带有采集阳极电压信号的电压互感器、采集输出电流信号的电流互感器和信号调制模块。信号调制模块将阳极电压信号分为两路,一路整形为用于驱动触发脉冲的方波信号,另一路用于幅值测量。输出电流信号仅用于幅值测量,其他功率柜输出电流可通过通信获得,累加所有功率柜输出电流可得到励磁电流。励磁调节器退出运行时智能功率柜中预置优先级最高的将获得控制权,其控制模块可以以励磁电流为控制对象,或以阳极电压为控制对象,通过PID算法得到导通角,并通过通信网将导通角传递给其他功率柜,保证所有功率柜按照相同的导通角控制整流桥输出。

    基于PAC控制器的IEEE1588对时装置

    公开(公告)号:CN205921599U

    公开(公告)日:2017-02-01

    申请号:CN201620992311.5

    申请日:2016-08-30

    Abstract: 一种基于PAC控制器的IEEE1588对时装置,PAC控制器和IEEE1588时钟源通过网线进行连接,电源模块、CPU模块、功能模块一、功能模块二和时钟同步模块通过底板总线进行连接,所述电源模块用于给CPU模块、功能模块一、功能模块二和时钟同步模块提供工作电压,所述CPU模块用于与时钟同步模块进行通信并输出控制指令,所述功能模块一、功能模块二用于实现PAC控制器的相应功能,所述时钟同步模块用于完成与IEEE1588时钟源的时钟同步,本实用新型的技术效果:结构简单,使用方便,充分利用PAC控制器中的高性能硬件,实现IEEE1588的精确对时,不需要额外增加硬件,节约硬件成本。

    智能整流桥混合同步装置

    公开(公告)号:CN205657599U

    公开(公告)日:2016-10-19

    申请号:CN201620523392.4

    申请日:2016-06-01

    Abstract: 一种智能整流桥混合同步装置包括多台由整流桥、脉冲生成器、整流桥控制器构成的单个智能整流桥,各单个智能整流桥的输入端均各自与三相电源的A相、B相、C相相连,其中整流桥控制器输出整流桥触发角,根据同步信号和触发角生成控制脉冲触发整流桥,其特征是:所述第1‑3智能整流桥的A相、B相、C相三相同步脉冲信号输出端通同时并联在第1整流桥控制器(1‑1)、第2整流桥控制器(2‑1)、第3整流桥控制器(3‑1)上,其一输出端均与控制器(4)相连,用以传送各自的同步信号,并接收来自经控制器(4)处理后的相同步信号,实现混合同步。具有用同步精准、并能消除由于元件参数分散性带来的同步偏差的优点。

    一种基于分布式控制的高冗余度励磁系统

    公开(公告)号:CN204906242U

    公开(公告)日:2015-12-23

    申请号:CN201520705888.9

    申请日:2015-09-10

    Abstract: 一种基于分布式控制的高冗余度励磁系统,包括与通信网络连接的励磁调节器、智能灭磁柜和多个并联连接的智能功率柜,励磁调节器、智能灭磁柜和智能功率柜各设有独立的控制模块,所述控制模块通过电流互感器和/或电压互感器采样从励磁主回路进行电流和/或电压采样;且均可以在高优先级的控制通道退出后接管系统的控制权,智能功率柜根据通信网络上主控信号提供的导通角数据输出触发脉冲控制整流桥输出。通过通信可获得并累加得到励磁电流,并针对励磁电流进行恒电流控制。保证所有功率柜按照相同的导通角控制整流桥输出。

    一种新型可编程自动控制器

    公开(公告)号:CN204832896U

    公开(公告)日:2015-12-02

    申请号:CN201520668167.5

    申请日:2015-08-31

    Abstract: 本实用新型提供一种新型可编程自动控制器,包括主CPU模块、电源模块、外扩模块和总线基板,外扩模块通过总线基板与主CPU模块通信,总线基板上设有高速插槽和通用插槽,外扩模块分为高速模块和通用模块,高速模块联接固定到总线基板上高速插槽,通用模块联接固定到总线基板上的通用插槽,所述主CPU模块包括ARM芯片、FPGA芯片、随机存储器,ARM芯片与FPGA芯片通过并口连接,随机存储器与FPGA芯片连接,高速模块通过并口与FPGA芯片连接。本实用新型可提高CPU性能,满足在特殊的应用场合CPU需要实时读写外扩模块的目的。

Patent Agency Ranking