-
公开(公告)号:CN102684672A
公开(公告)日:2012-09-19
申请号:CN201210174191.4
申请日:2009-02-09
Applicant: 索尼株式会社
Inventor: 甚田诚一郎
IPC: H03K19/017
CPC classification number: H03K19/017
Abstract: 此处公开的是被配置为采用相同的导电类型的第一、第二和第三晶体管的自举电路,其中:当第三晶体管进入截止状态时,将第一晶体管的栅极与第三晶体管的源极和漏极区中的特定一个相互连接的节点部分进入浮空状态;第二晶体管的栅极连接至传送两个时钟信号中的另外一个的时钟供给线;以及在所述节点部分与第一电压供给线之间提供电压变化抑制电容器。
-
公开(公告)号:CN101136177B
公开(公告)日:2012-03-21
申请号:CN200710182171.0
申请日:2007-08-02
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G3/3266 , G09G2300/0819 , G09G2300/0842 , G09G2300/0852 , G09G2310/0256 , G09G2310/0289 , G09G2320/043 , G09G2330/02
Abstract: 这里披露了一种显示设备,包括:像素阵列部分,其中分别包括电光元件,驱动晶体管、采样晶体管和电容器的多个像素电路以矩阵形式设置;依赖抵消部分,配置为在图像信号由所述采样晶体管写入的状态下所述电光元件发光之前的修正周期内,将所述驱动晶体管的漏极-源极电流负反馈至所述驱动晶体管的栅极输入侧,以抵消所述驱动晶体管的漏极-源极电流对迁移率的依赖关系;以及扫描部分,配置为使用AC电源作为输出电路的最后级缓冲器的电源,从而产生限定修正周期的扫描信号。
-
公开(公告)号:CN100587777C
公开(公告)日:2010-02-03
申请号:CN200710192965.5
申请日:2007-08-15
Applicant: 索尼株式会社
IPC: G09G3/30 , G09G3/20 , H01L27/32 , H01L51/50 , H03K17/687
CPC classification number: G09G3/3233 , G09G2300/0819 , G09G2300/0842 , G09G2300/0866 , G09G2310/0251 , G09G2310/0262 , G09G2320/043
Abstract: 公开了一种像素电路。该像素电路至少包括驱动晶体管;输入晶体管;第一开关晶体管;第二开关晶体管;保持电容;和电光装置。该保持电容两端分别连接于驱动晶体管的栅极节点和源极节点。该电光装置具有校正特性,其亮度由来自于驱动晶体管的驱动电流的值决定,该驱动晶体管的源极节点连接于其阳极。输入晶体管的一电流端连接于驱动晶体管的栅极节点,并在预定的采样周期期间采样视频信号到保持电容。第一开关晶体管在采样周期之前接通,并把驱动晶体管的栅极节点连接于预定的参考电压。
-
公开(公告)号:CN101630475A
公开(公告)日:2010-01-20
申请号:CN200910152274.1
申请日:2009-07-14
Applicant: 索尼株式会社
CPC classification number: G09G3/3258 , G09G3/30 , G09G3/3233 , G09G3/3266 , G09G3/3291 , G09G2230/00 , G09G2300/0426 , G09G2300/0443 , G09G2300/0452 , G09G2300/0814 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2300/0871 , G09G2310/0286
Abstract: 提供了显示设备和驱动电路。扫描驱动电路包括移位寄存器单元和逻辑电路单元。第p+1移位寄存器的输出信号ST p+1 的开始脉冲的开始位于第p移位寄存器的输出信号ST p 的开始脉冲的开始与结束之间,并且第一使能信号到第Q使能信号的每一个依次存在于输出信号ST p 的开始脉冲的开始与输出信号ST p+1 的开始脉冲的开始之间。基于时段指定信号限制第(p’,q)NAND电路的操作,使得所述NAND电路仅基于与第一开始脉冲对应的输出信号ST p 的一部分、通过反转输出信号ST p+1 获得的信号以及第q使能信号EN q 产生扫描信号。
-
公开(公告)号:CN101625833A
公开(公告)日:2010-01-13
申请号:CN200910151725.X
申请日:2009-07-13
Applicant: 索尼株式会社
Inventor: 甚田诚一郎
CPC classification number: G09G3/3233 , G09G3/3266 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2300/0866 , G09G2310/0286 , G09G2310/0289 , G09G2320/043 , G11C19/184 , G11C19/28
Abstract: 单沟道薄膜晶体管缓冲器包括:第一输出级,包括串联的第一和第二薄膜晶体管;第七薄膜晶体管,具有与第一薄膜晶体管的控制电极(第一控制线)连接的一个主电极、与第二薄膜晶体管的电源连接的另一个主电极以及与第二控制线连接的控制电极;第八薄膜晶体管,具有与第二薄膜晶体管的控制电极(第二控制线)连接的一个主电极、与第二薄膜晶体管的电源连接的另一个主电极以及与第一控制线连接的控制电极;和第十一薄膜晶体管,具有与与第一输出级并联的第二输出级的输出端连接的控制电极以及与第一控制线连接的一个主电极。
-
公开(公告)号:CN100559435C
公开(公告)日:2009-11-11
申请号:CN200710142764.4
申请日:2007-08-23
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G3/3291 , G09G2300/0417 , G09G2300/0426 , G09G2300/0819 , G09G2300/0852 , G09G2300/0861 , G09G2310/06 , G09G2330/021
Abstract: 本文公开了一种像素电路,其被布置在以行方向排列的用于供应控制信号的扫描线和以列方向排列的用于供应视频信号的数据线相互交叉之处。该像素电路包括:采样晶体管;驱动晶体管;电容,其被连接在所述采样晶体管的电流通路端和所述驱动晶体管的栅极之间;以及发光器件,其被连接于所述驱动晶体管的电流通路端。
-
公开(公告)号:CN101527560A
公开(公告)日:2009-09-09
申请号:CN200910138725.6
申请日:2009-02-09
Applicant: 索尼株式会社
Inventor: 甚田诚一郎
IPC: H03K19/094 , H03K19/0185
CPC classification number: H03K19/017
Abstract: 此处公开的是被配置为采用相同的导电类型的第一、第二和第三晶体管的自举电路,其中:当第三晶体管进入截止状态时,将第一晶体管的栅极与第三晶体管的源极和漏极区中的特定一个相互连接的节点部分进入浮空状态;第二晶体管的栅极连接至传送两个时钟信号中的另外一个的时钟供给线;以及在所述节点部分与第一电压供给线之间提供电压变化抑制电容器。
-
公开(公告)号:CN101131802A
公开(公告)日:2008-02-27
申请号:CN200710142764.4
申请日:2007-08-23
Applicant: 索尼株式会社
CPC classification number: G09G3/3233 , G09G3/3291 , G09G2300/0417 , G09G2300/0426 , G09G2300/0819 , G09G2300/0852 , G09G2300/0861 , G09G2310/06 , G09G2330/021
Abstract: 本文公开了一种像素电路,其被布置在以行方向排列的用于供应控制信号的扫描线和以列方向排列的用于供应视频信号的数据线相互交叉之处。该像素电路包括:采样晶体管;驱动晶体管;电容,其被连接在所述采样晶体管的电流通路端和所述驱动晶体管的栅极之间;以及发光器件,其被连接于所述驱动晶体管的电流通路端。
-
公开(公告)号:CN101118720A
公开(公告)日:2008-02-06
申请号:CN200710138217.9
申请日:2007-07-31
Applicant: 索尼株式会社
IPC: G09G3/20 , G09G3/30 , G09G5/02 , H01L27/32 , H01L23/528
CPC classification number: G09G3/3233 , G09G2300/0443 , G09G2300/0465 , G09G2300/0819 , G09G2300/0842 , G09G2300/0861 , G09G2310/0256
Abstract: 本发明提供一种显示设备包括像素阵列单元、第一电源线和第二电源线。像素阵列单元是由以矩阵形式二维排列的像素电路形成的,每个像素电路包括确定显示亮度的电光元件和用于驱动电光元件的驱动电路。第一电源线是用于向像素电路提供第一电源电位的,第一电源线是沿着像素阵列单元中的像素列的像素排列方向而排列的。第二电源线是用于向像素电路提供第一电源电位的,第二电源线是沿着像素阵列单元中的像素列的像素排列方向而排列的。
-
公开(公告)号:CN1829092A
公开(公告)日:2006-09-06
申请号:CN200610058287.9
申请日:2006-03-02
Applicant: 索尼株式会社
Inventor: 甚田诚一郎
IPC: H03K19/0185 , G09G3/32 , G09G3/30 , G09G3/20
CPC classification number: G11C19/184 , G09G2310/0286 , G09G2310/0289 , H03K19/01855
Abstract: 本发明公开了这样的电平移动电路、移位寄存器和显示设备,其中的电路操作不受元件(例如晶体管)特性方面的变动的影响。所述电平移动电路包括:根据第一节点的电压来接通或关断的第一开关,该第一开关在所述电压为第一阈值时在接通和关断状态之间切换,并在处于接通状态时输出第一电压;根据第二节点的电压来接通或关断的第二开关,该第二开关在所述电压为第二阈值时在接通和关断状态之间切换,并在处于接通状态时输出第二电压;第一电容器,该第一电容器的一个端子接收第一输入信号,其另一端子被连接到第一节点;第二电容器,该第二电容器的一个端子接收第二输入信号,其另一端子被连接到第二节点;以及这样的电路:该电路用于在预定时段中将第一节点的电压设置在第一阈值上,并将第二节点的电压设置在第二阈值上,并在预定时段之后,将第一节点和第二节点设置到浮动状态中。
-
-
-
-
-
-
-
-
-