一种实时多路复用同步高速传输串行总线协议

    公开(公告)号:CN101459675B

    公开(公告)日:2012-12-12

    申请号:CN200810242609.4

    申请日:2008-12-29

    Abstract: 实时多路复用同步高速传输串行总线协议,协议中串行总线的传输信号包括控制信号、时钟信号和数据信号三组信号,预先指定任意一个节点为总线上唯一的主节点,由主节点发出控制信号控制各节点轮流发送数据;各节点的发送顺序及数据长度预先设定,通过时钟信号和数据信号接收总线上的所有数据;主节点的控制信号包含三种状态:(a)空闲状态,该状态下同步串行总线由主节点控制;(b)节点切换状态,该状态表示上一节点数据传输结束,下一节点传输即将开始,在该状态下上一个获得总线控制权的节点放弃总线控制权,下一个总线拥有者获得总线控制权,并开始输出总线信号;(c)数据传送状态,该状态表示获得总线控制权的节点正在向总线输出信号。

    电力系统量测数据时差补偿状态估计方法

    公开(公告)号:CN101236216B

    公开(公告)日:2010-06-23

    申请号:CN200810020214.X

    申请日:2008-02-27

    Abstract: 电力系统量测数据时差补偿状态估计方法,以最快的采集数据时间作为状态估计基准时间,补偿其他量测延时产生的量测误差,以获得最新的电网状态。对于PMU快速带时标量测,使用最新实时的量测数据参加状态估计,并作为状态估计电网断面的时间;对于有延时的量测,根据延时的不同,引入相应的时差补偿因子,利用最新连续数据断面的量测变化量,同时在迭代过程中根据实际延时条件修正时差补偿因子,通过求解时差补偿状态估计方程,最终得到全网最新时刻的电网状态。

    高速采样及数字信号处理板

    公开(公告)号:CN1731335A

    公开(公告)日:2006-02-08

    申请号:CN200510041524.6

    申请日:2005-08-18

    Abstract: 高速采样及数字信号处理板,在该板上集成了双路独立的低通回路、A/D转换模块、数字信号处理模块、FPGA接口模块,数字信号处理模块能够通过串口交换数据,能够实现12个模拟量分两组独立的采样,对这些信号进行实时处理,并可校验两组采样数据的有效性,然后通过FPGA发送到各自的高速总线上。另一种高速采样及数字信号处理板,在该板上集成了双路独立的低通回路、A/D转换模块,单个数字信号处理模块和FPGA接口模块,能够实现12个模拟量分两组独立的采样,对这些信号进行实时处理,并校验两组采样数据的有效性,然后通过FPGA发送到高速总线上。多块高速采样及数字信号处理板能够实现同步采样。

Patent Agency Ranking