攻击消除装置、攻击消除方法以及攻击消除程序

    公开(公告)号:CN113039411A

    公开(公告)日:2021-06-25

    申请号:CN201880098879.4

    申请日:2018-11-28

    Abstract: 攻击开始时刻确定部(223)基于表示致动器(111)所作用的控制对象(101)的各时刻的状态的各时刻的传感器数据,确定对输出各时刻的传感器数据的传感器(112)的攻击开始的攻击开始时刻。攻击消除信号生成部(224)基于所述攻击开始时刻以后的传感器数据序列和所述攻击开始时刻以后的致动器控制信号序列中的至少任一个,生成作为用于将所述控制对象的状态恢复为所述攻击开始时刻之前的时刻的状态的致动器控制信号序列的攻击消除信号序列。

    攻击检测装置、攻击检测程序和攻击检测方法

    公开(公告)号:CN111971533A

    公开(公告)日:2020-11-20

    申请号:CN201880092422.2

    申请日:2018-04-24

    Abstract: 相关计算部(21)从传感器融合部(12a)接收作为传感器数据的磁数据和加速度数据,计算相关值。攻击判定部(22)从相关计算部(21)取得相关值,从传感器融合部(12)取得在传感器融合的过程中计算出的重力向量的误差和地磁向量的误差作为误差数据。攻击判定部(22)对相关值与对应于相关值的阈值进行比较,对误差数据与对应于误差数据的阈值进行比较,由此,判定是否存在对倾斜传感器模块(1a)的攻击。

    网关装置、固件更新方法以及固件更新程序

    公开(公告)号:CN109478154A

    公开(公告)日:2019-03-15

    申请号:CN201680087644.6

    申请日:2016-07-26

    Inventor: 铃木大辅

    Abstract: 电波质量计测部(407)计测与安装有固件的组入设备之间的无线通信链路中的电波质量。判定部(406)根据电波质量计测部(407)的计测结果,判定是否应该将更新固件的更新固件(102)经由无线通信链路发送给组入设备。

    比特生成装置以及比特生成方法

    公开(公告)号:CN103299576A

    公开(公告)日:2013-09-11

    申请号:CN201180064824.X

    申请日:2011-01-13

    Abstract: 比特生成装置(100)具备:毛刺发生电路(120),发生包括多个脉冲的毛刺信号(y1~yM);以及T-FF比特生成电路(131(1)~131(M)),输入毛刺信号(y1~yM),根据毛刺信号中包含的多个脉冲的上升沿和下降沿中的某一个,生成0和1中的某一个比特值。T-FF比特生成电路(131(1)~131(M))分别根据多个脉冲的上升沿的个数的奇偶和下降沿的个数的奇偶中的某一个,生成比特值(b1~bM)。通过采用T-FF比特生成电路(131(1)~131(M)),不需要以往需要的、毛刺PUF中本质上不必要的电路,能够抑制比特生成装置(100)的电路规模扩大、比特生成的处理时间增大。

    电子元件和数据处理方法
    35.
    发明公开

    公开(公告)号:CN1957384A

    公开(公告)日:2007-05-02

    申请号:CN200480043127.6

    申请日:2004-07-07

    CPC classification number: H04L9/0625 H04L9/003 H04L2209/08 H04L2209/125

    Abstract: 本发明提供一种不设置进行抵消消耗电力偏离的互补动作的电路,就能够对抗要根据消耗电力确定秘密信息的攻击的电子元件。基本元件(A100)由多个晶体管(101)~晶体管(112)构成。基本元件(A100)输入x1、x2、随机数r、控制信号en作为输入信号,输出z。输出z是将随机数r与(x1r)&(x2r)进行异或而输出的。另外,在确定了x1、x2、随机数r的各输入信号的状态转移后,根据控制信号en,输出z。因此,输出z的信号转移率是均等的,能够对抗根据消耗功率确定秘密信息的攻击。

    雷达装置和异常判定程序
    36.
    发明公开

    公开(公告)号:CN111602067A

    公开(公告)日:2020-08-28

    申请号:CN201880085246.X

    申请日:2018-01-17

    Abstract: 雷达(30)是FMCW方式的雷达。雷达(30)的判定部(901)执行判定差拍信号(S305)是否存在异常衰减的衰减判定程序(324a)、和判定差拍信号(S305)的频率特性是否存在异常的频率特性判定程序(325a)中的至少任意一个程序。在雷达(30)中,通过衰减判定程序(324a)和频率特性判定程序(325a)的执行,能够通过软件来判定差拍信号(S305)是否异常。

    半导体设备、提供更新数据的方法、接收更新数据的方法以及程序

    公开(公告)号:CN111512593A

    公开(公告)日:2020-08-07

    申请号:CN201880082807.0

    申请日:2018-01-19

    Abstract: 一种半导体设备包括存储器(132)、随机数生成电路(135)和控制电路(131)。存储器(132)存储密钥信息,并且随机数生成电路(135)生成第一和第二随机数信号。控制电路(131)根据第一随机数信号和密钥信息生成第六和第七随机数信号,使用用于更新数据的第七随机数信号来生成加密后的更新数据,生成第一随机数信号和第二随机数信号作为待被发送到外部终端设备的请求信号,从外部设备接收第一和第二响应信号作为响应于请求信号的响应信号,并且通过使用第一响应信号、第二随机数信号和第六随机数信号作为输入信号来生成第八随机数信号。当第二响应信号与第八随机数信号彼此匹配时,控制电路(131)为外部终端设备提供加密后的更新数据。

    通信系统和主装置
    38.
    发明授权

    公开(公告)号:CN105723650B

    公开(公告)日:2019-07-16

    申请号:CN201380080865.7

    申请日:2013-11-18

    Inventor: 铃木大辅

    Abstract: 在设定阶段中,主装置(M)将地址(As1~As3)分别分配给从设备(S1~S3),使用所分配的地址向从设备(S1~S3)发送随机数(R1~R3)。从设备(S1~S3)在接收到随机数的情况下,利用秘密密钥(MK)对固有IDS1~IDS3进行加密,生成加密数据(C1~C3)。主装置(M)从从设备(S1~S3)取得加密数据(C1~C3),利用所保有的秘密密钥(MK)对所取得的加密数据(C1~C3)进行解密,生成表示解密后的固有IDS1~IDS3与用于取得解密后的固有IDS1~IDS3的地址(As1~As3)的对应的对应表。

    比特列生成装置以及比特列生成方法

    公开(公告)号:CN102783028B

    公开(公告)日:2016-02-03

    申请号:CN201080061364.0

    申请日:2010-01-15

    Inventor: 铃木大辅

    CPC classification number: H03K3/84 G06F7/58 G06F7/588 H04L9/0866 H04L9/0869

    Abstract: 比特列生成装置(200)具备:狭脉冲发生电路(205),发生狭脉冲;采样电路(220),对由狭脉冲发生电路(205)发生的狭脉冲波形进行采样;以及狭脉冲形状判定电路(211),根据由采样电路(220)采样的狭脉冲波形,生成表示1和0中的某一个的1比特数据,生成由所生成的多个1比特数据构成的比特列。通过比特列生成装置(200),能够提供即使是配置布线的自由度低的器件,也能够生成随机性高的秘密信息,并且不违反设计规则的PUF电路。

    电子元件和数据处理方法
    40.
    发明授权

    公开(公告)号:CN1957384B

    公开(公告)日:2011-04-06

    申请号:CN200480043127.6

    申请日:2004-07-07

    CPC classification number: H04L9/0625 H04L9/003 H04L2209/08 H04L2209/125

    Abstract: 本发明提供一种不设置进行抵消消耗电力偏离的互补动作的电路,就能够对抗要根据消耗电力确定秘密信息的攻击的电子元件。基本元件(A100)由多个晶体管(101)~晶体管(112)构成。基本元件(A100)输入x1、x2、随机数r、控制信号en作为输入信号,输出z。输出z是将随机数r与(x1^r)&(x2^r)进行异或而输出的。另外,在确定了x1、x2、随机数r的各输入信号的状态转移后,根据控制信号en,输出z。因此,输出z的信号转移率是均等的,能够对抗根据消耗功率确定秘密信息的攻击。

Patent Agency Ranking