-
公开(公告)号:CN102388539A
公开(公告)日:2012-03-21
申请号:CN201180001730.8
申请日:2011-02-09
申请人: 松下电器产业株式会社
发明人: 冈村周太
CPC分类号: H03M13/1117 , H03M13/1102 , H03M13/1142 , H03M13/2767 , H03M13/353 , H03M13/6527 , H03M13/6544 , H04B2001/6908
摘要: 在发送装置中,决定部将具有相同码长及相同编码率、且由不同奇偶校验矩阵定义的多个LDPC编码方式之中的、与外来性噪声的发生状况对应的LDPC编码方式决定为使用的LDPC编码方式,编码部使用由所述决定部决定的所述LDPC编码方式,进行发送数据的编码,从而生成码字比特序列。
-
公开(公告)号:CN102324999A
公开(公告)日:2012-01-18
申请号:CN201110126048.3
申请日:2011-05-16
申请人: 中兴通讯股份有限公司
IPC分类号: H04L1/00
CPC分类号: H03M13/276 , H03M13/6544 , H03M13/6561
摘要: 本发明公开一种交织地址的并行计算方法及系统,该方法包括:预先配置并存储交织地址压缩表;接收待译码数据,并判断译码并行度;根据待译码数据的数据包的长度,读取交织地址压缩表,获取P0值和交织计算中间值;根据译码并行度、待译码数据的数据包的长度、P0值和交织计算中间值生成交织地址和读地址,并根据读地址读取待译码数据,完成交织操作。根据本发明的技术方案,能够实现WiMAX系统中译码器内交织地址的并行计算。
-
公开(公告)号:CN102170333A
公开(公告)日:2011-08-31
申请号:CN201110127779.X
申请日:2011-05-17
申请人: 中兴通讯股份有限公司
IPC分类号: H04L1/00
CPC分类号: H03M13/276 , H03M13/6544 , H03M13/6561
摘要: 本发明公开一种交织地址的并行计算方法及系统,该方法包括:预先配置并存储交织地址压缩表;接收待编码数据,并根据待编码数据的数据包的长度,读取交织地址压缩表,获取P0值和交织计算中间值;判断编码并行度K的值,并根据编码并行度、待编码数据的数据包的长度、P0值和交织计算中间值生成交织地址和读地址,根据读地址读取待编码数据,完成交织操作。根据本发明的技术方案,能够实现WiMAX系统中编码器内交织地址的并行计算。
-
公开(公告)号:CN102057580A
公开(公告)日:2011-05-11
申请号:CN200980121456.0
申请日:2009-06-09
申请人: NXP股份有限公司
发明人: 安杰洛·拉法埃莱·狄龙纳多 , 纳赫·恩靳
CPC分类号: H03M13/2775 , H03M13/2739 , H03M13/2753 , H03M13/2764 , H03M13/2957 , H03M13/6519 , H03M13/6525 , H03M13/6544
摘要: 提供了一种数据处理系统,Turbo解码系统,地址生成器,以及用于重新配置Turbo解码方法的方法。该数据处理系统(101)包括Turbo解码系统(100)。该Turbo解码系统(100)包括电子电路。该电子电路包括:存储器(108),地址生成器(102),以及软输入软输出解码器(106)。该地址生成器(102)操作用于根据交织方案产生地址序列。该地址生成器可以支持多个交织方案。该地址生成器(102)操作用于接收重新配置信息。该地址生成器(102)操作用于在操作使用期间,根据重新配置信息来重新配置交织方案。
-
公开(公告)号:CN102017495A
公开(公告)日:2011-04-13
申请号:CN200980115287.X
申请日:2009-04-29
申请人: 高通股份有限公司
发明人: 徐豪 , 杜尔加·普拉萨德·马拉迪 , 彼得·加尔 , 范志飞
CPC分类号: H04L1/0026 , H03M13/136 , H03M13/271 , H03M13/275 , H03M13/6362 , H03M13/6525 , H03M13/6544 , H04L1/001 , H04L1/0057 , H04L1/0071 , H04L1/0072
摘要: 本发明描述促进交错经编码控制信道信息以用于经由上行链路信道而发射的系统及方法。举例来说,所述经编码控制信道信息可包括经编码信道质量指示符(CQI)信息、经编码预编码矩阵指示符(PMI)信息和/或秩指示符(RI)信息。可(例如)通过应用经击穿里德穆勒块码而在接入终端处对CQI信息、PMI信息和/或RI信息进行编码以产生经编码位序列。可利用一种或一种以上交错方法对所述经编码位进行交错以重新排序所述序列。可利用的交错方法的实例包括基于质数的交错、一般化位反转交错、具有列位反转的列行交错和/或基于M序列的交错。另外,所述所重新排序经编码位序列可经由上行链路信道而发射到基站。
-
公开(公告)号:CN101536393A
公开(公告)日:2009-09-16
申请号:CN200780040791.9
申请日:2007-09-19
申请人: 摩托罗拉公司
IPC分类号: H04L5/12
CPC分类号: H03M13/31 , H03M13/258 , H03M13/2957 , H03M13/3776 , H03M13/3905 , H03M13/6331 , H03M13/6544
摘要: 公开的是一种用于抑制干扰的方法和通信设备。该方法包括,利用turbo解码器(314)对接收到的信号(1104)执行至少一个turbo解码尝试(1106)。该turbo解码尝试由此生成至少一个整字码位(1108)。该整字码位(1108)对应于包括发射符号的位组。该方法确定该整字码位(1108)是否具有超过给定阈值的置信度(1110)。如果该整字码位(1108)确实具有超过给定阈值的置信度,则选择该整字码位以在数据符号恢复中使用(1114)。
-
公开(公告)号:CN106788462A
公开(公告)日:2017-05-31
申请号:CN201611147962.5
申请日:2016-12-13
申请人: 天津光电通信技术有限公司
CPC分类号: H03M13/1131 , H03M13/114 , H03M13/1148 , H03M13/6544 , H03M13/6552 , H03M13/6555
摘要: 本发明涉及一种基于校验节点懒惰串行分层调度的LDPC译码算法,采用了基于校验节点置信度的懒惰串行分层调度算法,其基于FPGA平台进行实现。具体是:该译码算法在执行串行分层调度算法的过程中,如果某个校验函数节点的置信度大于某一门限值,则该校验函数节点被置为懒惰节点,不参与后续的迭代译码过程,依此达到降低LDPC码译码算法的复杂度、减少译码器延时和功耗的效果。对于DVB‑S2中的LDPC译码器,该算法最多可将延时和功耗降低45.39%,并可降低LDPC码的误码平层,该算法特别适用于低功耗和高速通信场合。
-
公开(公告)号:CN102170333B
公开(公告)日:2016-01-20
申请号:CN201110127779.X
申请日:2011-05-17
申请人: 中兴通讯股份有限公司
IPC分类号: H04L1/00
CPC分类号: H03M13/276 , H03M13/6544 , H03M13/6561
摘要: 本发明公开一种交织地址的并行计算方法及系统,该方法包括:预先配置并存储交织地址压缩表;接收待编码数据,并根据待编码数据的数据包的长度,读取交织地址压缩表,获取P0值和交织计算中间值;判断编码并行度K的值,并根据编码并行度、待编码数据的数据包的长度、P0值和交织计算中间值生成交织地址和读地址,根据读地址读取待编码数据,完成交织操作。根据本发明的技术方案,能够实现WiMAX系统中编码器内交织地址的并行计算。
-
公开(公告)号:CN103098410B
公开(公告)日:2015-07-29
申请号:CN201180044337.7
申请日:2011-08-29
申请人: 英特尔公司
CPC分类号: H03M13/6544 , H03M13/09 , H03M13/6306 , H03M13/6505 , H03M13/6525 , H03M13/6527 , H04L1/1812 , H04L1/1874
摘要: 在一些实施例中,本发明包括提高混合自动重复请求(HARQ)吞吐量。在一个实施例中,通过基于在完全确认之前从下行链路装置接收的状态来提前至少一个帧清除重传缓冲器,可提高吞吐量。另一个实施例将HARQ突发分成两个组。第一组用于预期有差错的包数据单元(PDU),而第二组用于预期被正确地接收的PDU。只有基于前向纠错(FEC)块而预期有差错的PDU被保存在重传缓冲器中。描述和声明了其它实施例。
-
公开(公告)号:CN102388539B
公开(公告)日:2015-04-01
申请号:CN201180001730.8
申请日:2011-02-09
申请人: 松下电器产业株式会社
发明人: 冈村周太
CPC分类号: H03M13/1117 , H03M13/1102 , H03M13/1142 , H03M13/2767 , H03M13/353 , H03M13/6527 , H03M13/6544 , H04B2001/6908
摘要: 在发送装置中,决定部将具有相同码长及相同编码率、且由不同奇偶校验矩阵定义的多个LDPC编码方式之中的、与外来性噪声的发生状况对应的LDPC编码方式决定为使用的LDPC编码方式,编码部使用由所述决定部决定的所述LDPC编码方式,进行发送数据的编码,从而生成码字比特序列。
-
-
-
-
-
-
-
-
-