一种交流B码的新型FPGA解调解码方法及系统

    公开(公告)号:CN119483799A

    公开(公告)日:2025-02-18

    申请号:CN202411618586.8

    申请日:2024-11-13

    Abstract: 本发明提供了一种交流B码的新型FPGA解调解码方法及系统,涉及信号处理技术领域;本发明通过FPGA实现,包括AD采样模块、数字低通滤波模块、交流B码解调模块、直流B码解码及相位补偿模块;其中,AD采样模块将模拟信号转换为数字信号,数字低通滤波模块完成高频噪声滤波,交流B码解调模块完成码型解调得到直流B码信号,直流B码解码及相位补偿模块完成B码时间解译、PPS秒脉冲提取及其相位补偿;该方法通过FPGA实现,具有抗干扰能力强、逻辑资源消耗少、解码精度高的特点,适用于不同幅值和调制比的交流B码信号;与现有技术相比,本发明降低了硬件成本,简化硬件设计,逻辑实现简单,提高系统精度、可靠性和通用性。

    用于NTP服务器响应能力的测试方法及装置

    公开(公告)号:CN115208806B

    公开(公告)日:2024-04-30

    申请号:CN202210803310.1

    申请日:2022-07-07

    Abstract: 本发明公开了用于NTP服务器响应能力的测试方法及装置,涉及服务器测试领域,方法包括导入NTP客户端参数生成规则、测试参数和被测NTP服务器IP地址;获取被测NTP服务器MAC地址;生成NTP时间同步请求报文;发送NTP时间同步请求报文至NTP服务器,令S1=S1+1;接收分析的NTP时间同步响应报文,令S2=S2+1;判断是否停止,若是进步骤7,反之进步骤4;分析NTP时间同步响应报文、发送数量S1和接收数量S2确定NTP服务器测试结果;本方法支持以测试设备与被测NTP服务器之间连接网络最大带宽模拟多NTP客户端产生、接收、分析NTP报文,实现对NTP服务器的处理能力的测试,采用基于FPGA的硬件NTP报文发生器根据模拟的NTP客户端参数自动生成NTP报文,实现以连接网络最大带宽模拟NTP客服端的发送。

    一种基于FPGA的高效PCIE DMA数据传输方法

    公开(公告)号:CN115729870A

    公开(公告)日:2023-03-03

    申请号:CN202211464861.6

    申请日:2022-11-22

    Abstract: 本发明公开了一种基于FPGA的高效PCIE DMA数据传输方法,其包括主机向内核发出申请创建DMA读文件句柄的指令,主机通过DMA读文件句柄访问FPGA相对应的内核;内核接收指令并创建DMA读文件句柄,同时申请创建环形缓存空间以及DMA描述符链表;FPGA DMA读链表控制器接收并处理内核创建的环形缓存对应的描述符链表信息;根据描述符链表信息读取用户数据并将其上传到环形缓存空间;主机软件根据创建的读文件句柄,向内核发起一次读数据操作;内核收到主机软件读命令,获取主机软件的读取长度信息,然后判断环形缓存状态;若环形缓存数据满足主机读需求,则主机复制数据,完成用户数据到主机的数据传输。本发明能够大大提高传输带宽,实现高效率数据传输。

    用于NTP服务器响应能力的测试方法及装置

    公开(公告)号:CN115208806A

    公开(公告)日:2022-10-18

    申请号:CN202210803310.1

    申请日:2022-07-07

    Abstract: 本发明公开了用于NTP服务器响应能力的测试方法及装置,涉及服务器测试领域,方法包括导入NTP客户端参数生成规则、测试参数和被测NTP服务器IP地址;获取被测NTP服务器MAC地址;生成NTP时间同步请求报文;发送NTP时间同步请求报文至NTP服务器,令S1=S1+1;接收分析的NTP时间同步响应报文,令S2=S2+1;判断是否停止,若是进步骤7,反之进步骤4;分析NTP时间同步响应报文、发送数量S1和接收数量S2确定NTP服务器测试结果;本方法支持以测试设备与被测NTP服务器之间连接网络最大带宽模拟多NTP客户端产生、接收、分析NTP报文,实现对NTP服务器的处理能力的测试,采用基于FPGA的硬件NTP报文发生器根据模拟的NTP客户端参数自动生成NTP报文,实现以连接网络最大带宽模拟NTP客服端的发送。

    一种船用分布式光纤授时系统

    公开(公告)号:CN111082888B

    公开(公告)日:2021-12-14

    申请号:CN201911355786.8

    申请日:2019-12-25

    Abstract: 本发明公开了一种船用分布式光纤授时系统,包括:时频主机和若干时频分机;所述时频主机包括电源模块,时频控制模块,以及与时频控制模块连接的断电守时模块、多参考源处理模块、时间频率生成模块、显控模块和光纤模块;所述时频分机包括电源模块,时频控制模块,以及与时频控制模块连接的时间频率生成模块和光纤模块;所述时频主机和若干时频分机通过各自的光纤模块采用两路光纤线缆连接形成一个时频级联环路。本发明通过时频主机和时频分机形成时频级联环路提供时频同源时钟,实现了时频设备的统一接口,并统一监测管理。

    高精度NTP报文接收方法和发送方法

    公开(公告)号:CN106230540B

    公开(公告)日:2019-03-26

    申请号:CN201610622222.6

    申请日:2016-08-01

    Abstract: 高精度NTP报文接收方法,涉及通信技术。本发明包括下述步骤:1)PHY接口接收报文,FPGA从PHY发到MAC接口的报文中识别出NTP报文,并提取出NTP报文的源IP地址和IP标识数据;2)FPGA记录NTP报文的接收时间戳,并将NTP报文的源IP地址和IP标识数据作为一条数据缓存到存储区;3)CPU处理MAC接收报文,对于其中的NTP报文,根据NTP报文的源IP地址和IP标识从存储区读取出NTP报文的接收时间时间戳。本发明提高了NTP报文/接收发送时间戳的准确性。

Patent Agency Ranking