-
公开(公告)号:CN101901803B
公开(公告)日:2014-08-20
申请号:CN201010167876.7
申请日:2010-04-22
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: G09G3/3291 , G09G2310/027
Abstract: 一种半导体装置及使用该装置的显示装置的数据驱动器,实现节省面积的解码器、及使用该解码器的节省面积(低成本)的数据驱动器。具有:晶体管(21~24)的排列;被配置在第1布线层(71)上,在所述排列的上方彼此分离并沿行方向延伸的多个基准电压信号线;和被配置在第2布线层(72)上,在所述排列的上方彼此分离并沿行方向延伸的多个基准电压信号线,在沿行方向、列方向相邻的晶体管的扩散层(56)上连接有彼此不同的布线层的基准电压信号线。
-
公开(公告)号:CN101320962B
公开(公告)日:2013-01-02
申请号:CN200810108483.1
申请日:2008-06-06
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: H03M1/662 , H03F1/083 , H03F3/45183 , H03F2203/45536 , H03F2203/45551 , H03F2203/45726 , H03M1/667
Abstract: 提供一种输出电压信号的实质驱动期间不因循环动作而缩短的数字模拟变换器、及具有该数字模拟变换器的驱动器。针对一个数据线的驱动,具有第1及第2串行DAC(110、210)和放大电路(10),在第1数据期间内,第1串行DAC将在第1数据期间输入的第1数字信号变换为第1信号,第2串行DAC保持将在第1数据期间的前一个数据期间内输入的数字信号变换后的信号,放大电路将第2串行DAC保持的信号放大输出到数据线。在第1数据期间后的第2数据期间内,第2串行DAC将在第2数据期间内输入的第2数字信号变换为第2信号,第1串行DAC保持在第1数据期间内变换的上述第1信号,放大电路(10)将第1串行DAC保持的第1信号放大输出到数据线。
-
公开(公告)号:CN101226721B
公开(公告)日:2012-09-12
申请号:CN200710165723.7
申请日:2007-11-06
Applicant: 瑞萨电子株式会社
CPC classification number: G09G3/3688 , G09G3/2011 , G09G2310/027 , Y10T307/74 , Y10T307/747
Abstract: 本发明提供一种输出电路、使用该电路的数据驱动器、及显示装置,该输出电路对于具有三个以上的差动对的放大器,可以以较少的连接状态的切换来消除反转输入侧和非反转输入侧的失谐和差动对彼此的失谐,并且可节省面积,减少输出之间的电压偏差。上述输出电路具有:连接切换器(11),从第1及第2端子输入第1及第2电压,包括重复地选择上述第1及第2电压并输出到各第1至第3中间端子,根据连接切换信号,切换上述第1及第2电压对上述第1至第3中间端子的分配;和计算器(12),接受施加到上述第1至第3中间端子的电压,将执行规定计算而获得的电压输出到输出端子。
-
公开(公告)号:CN101174397B
公开(公告)日:2012-09-05
申请号:CN200710185185.8
申请日:2007-11-01
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: H03M1/742 , G09G3/3614 , G09G3/3688 , G09G2310/0291 , G09G2330/021
Abstract: 提供一种减少耗电、节省面积(低成本)的数据驱动器。该数据驱动器具有:正极参照电压生成电路(12),输出正极参照电压;正极解码器(11),接受来自正极参照电压生成电路的正极参照电压,选择输出和第1数字数据对应的至少一个正极参照电压;正极放大器(10),具有接受由正极解码器选择的参照电压的第1差动部,将电压放大输出到第1放大器输出端;负极参照电极生成电路(22),输出负极参照电压;负极解码器(21),接受来自负极参照电压生成电路的负极参照电压,选择输出和第2数字数据对应的至少一个负极参照电压;负极放大器(20),具有接受由负极解码器选择的参照电压的第2差动部,将电压放大输出到第2放大器输出端;以及输出开关电路(30),通过控制信号将上述第1及第2放大器输出端直线连接或者交叉连接到第1、第2驱动器输出端子,上述数据驱动器除了高位电压源(VDD2)及低位电压源(VSS)外,还具有中位电压源,正极放大器(10)除了差动部(10A)外被提供高位电压源(VDD2)及中位电压源(VDD1),向差动部(10A)提供高位电压源(VDD2)及低位电压源(VSS),负极放大器(20)除了差动部(20A)外被提供中位电压源(VDD1)及低位电压源(VSS),向差动部提供高位电压源(VDD2)及低位电压源(VSS)。
-
公开(公告)号:CN102446482A
公开(公告)日:2012-05-09
申请号:CN201110159581.X
申请日:2011-06-08
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: G09G3/3275 , G09G3/3688 , G09G2310/0286 , G09G2310/0289
Abstract: 本发明提供输出电路及数据驱动器及显示装置,可对应高速动作,抑制耗电,即使在将差动级简化为单一导电型的构造中,也可实现充电及放电时的输出电压波形的对称性。
-
公开(公告)号:CN102376283A
公开(公告)日:2012-03-14
申请号:CN201110227247.3
申请日:2011-08-08
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: G09G3/3614 , G09G3/3688 , G09G3/3696
Abstract: 提供输出电路、数据驱动器和显示装置。输出电路具有差动放大电路、输出放大电路、控制电路,差动放大电路具有将输入端子和输出端子的电压差动输入的差动输入级、与第一和第二电源端子连接的第一和第二电流镜、连接在第一和第二电流镜的输入间、输出间的第一、第二联络电路,输出放大电路具有连接在第一电源端子和输出端子之间且控制端子与第一电流镜的输出和第二联络电路的一端的连接点连接的第一导电型的第一晶体管、连接在第三电源端子与输出端子之间且控制端子与第二联络电路的另一端连接的第二导电型的第二晶体管,控制电路具有连接在第二电流镜的输出和第二联络电路的另一端之间而接受偏置信号的第一导电型的第三晶体管。
-
公开(公告)号:CN101901803A
公开(公告)日:2010-12-01
申请号:CN201010167876.7
申请日:2010-04-22
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: G09G3/3291 , G09G2310/027
Abstract: 一种半导体装置及使用该装置的显示装置的数据驱动器,实现节省面积的解码器、及使用该解码器的节省面积(低成本)的数据驱动器。具有:晶体管(21~24)的排列;被配置在第1布线层(71)上,在所述排列的上方彼此分离并沿行方向延伸的多个基准电压信号线;和被配置在第2布线层(72)上,在所述排列的上方彼此分离并沿行方向延伸的多个基准电压信号线,在沿行方向、列方向相邻的晶体管的扩散层(56)上连接有彼此不同的布线层的基准电压信号线。
-
公开(公告)号:CN101222231B
公开(公告)日:2010-10-20
申请号:CN200810001911.0
申请日:2004-10-27
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: G09G3/3696 , G09G3/3688 , G09G2310/027 , H03M1/765
Abstract: 本发明提供一种解码电路,其输入电压值相互不同的第1到第m参照电压,其中m=2K,即2的K次方,K为2以上的正整数,根据输入的第1至第2K个位信号,选择关于所述第1到第2K参照电压的4K,即4的K次方个的组合的电压对之中的任一对,供给所述第1、第2端子。这样,可以削减必要的输入电压数,并且削减晶体管数,达到节省面积的目的。本发明同时还提供一种数据驱动器以及显示装置。
-
公开(公告)号:CN102376283B
公开(公告)日:2015-12-02
申请号:CN201110227247.3
申请日:2011-08-08
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: G09G3/3614 , G09G3/3688 , G09G3/3696
Abstract: 提供输出电路、数据驱动器和显示装置。输出电路具有差动放大电路、输出放大电路、控制电路,差动放大电路具有将输入端子和输出端子的电压差动输入的差动输入级、与第一和第二电源端子连接的第一和第二电流镜、连接在第一和第二电流镜的输入间、输出间的第一、第二联络电路,输出放大电路具有连接在第一电源端子和输出端子之间且控制端子与第一电流镜的输出和第二联络电路的一端的连接点连接的第一导电型的第一晶体管、连接在第三电源端子与输出端子之间且控制端子与第二联络电路的另一端连接的第二导电型的第二晶体管,控制电路具有连接在第二电流镜的输出和第二联络电路的另一端之间而接受偏置信号的第一导电型的第三晶体管。
-
公开(公告)号:CN102045069B
公开(公告)日:2013-09-25
申请号:CN201010513358.6
申请日:2007-10-31
Applicant: 瑞萨电子株式会社
Inventor: 土弘
CPC classification number: H03M1/682 , G09G3/3685 , G09G3/3696 , G09G2310/027 , G09G2320/0673 , H03M1/765
Abstract: 本发明提供数字模拟转换电路、数据驱动器及使用其的显示装置,以较少的参照电压数实现省面积及高精度的电压输出。该数据驱动器包括:正极参照电压产生电路;正极解码器,接受多个正极参照电压,根据输入的第1数字信号,从多个正极参照电压中选择输出第1至第n正极参照电压;第1放大器,接受第1至第n正极参照电压,输出正极灰度电压;负极参照电压产生电路;负极解码器,接受多个负极参照电压,根据输入的第2数字信号,选择输出第1至第n负极参照电压;第2放大器,接受第1至第n负极参照电压,输出负极灰度电压;和输出开关电路,根据控制信号对第1输出端子和第2输出端子直线连接或交叉连接到第1数据线和第2数据线进行切换。
-
-
-
-
-
-
-
-
-