-
公开(公告)号:CN1606149A
公开(公告)日:2005-04-13
申请号:CN200410089959.3
申请日:2004-10-08
Applicant: 株式会社东芝
IPC: H01L21/768 , H01L21/3065 , H01L21/306 , H01L21/00
CPC classification number: H01L21/76838 , H01L21/02046 , H01L21/31116
Abstract: 一种半导体器件的制造方法,包括:利用碳氟化合物气体对半导体晶片进行干蚀刻,该半导体晶片包括形成于半导体衬底上并被绝缘膜覆盖的铜层,以便部分除去该绝缘膜,从而至少局部暴露该铜层的表面。对至少局部暴露其表面的铜层进行氮等离子体处理。将具有氮等离子体处理的铜层的半导体晶片暴露于大气中,并接着对该半导体晶片进行表面处理。
-
公开(公告)号:CN1477706A
公开(公告)日:2004-02-25
申请号:CN03133104.1
申请日:2003-07-22
Applicant: 株式会社东芝
IPC: H01L23/532 , H01L23/522
CPC classification number: H01L23/53238 , H01L23/5226 , H01L23/53295 , H01L2924/0002 , H01L2924/00
Abstract: 本发明的半导体集成电路器件中,当下互连的宽度或体积不大于给定值时,给出一个通孔接触,多级互连的上、下互连通过它而相连。当下互连的宽度和体积超过给定值时,给出多个通孔接触,它们以不大于给定值的规则间距排列在包括在下互连中的空位有效扩散区中。
-
公开(公告)号:CN100521134C
公开(公告)日:2009-07-29
申请号:CN02821110.3
申请日:2002-11-27
Applicant: 东京毅力科创株式会社 , 株式会社东芝 , IBIDEN股份有限公司
IPC: H01L21/66
CPC classification number: G01R31/2862 , G01R1/0433 , G01R1/0491 , G01R31/2831 , G01R31/286 , G01R31/2865 , G01R31/2867 , G01R31/287 , G01R31/2886
Abstract: 可靠性评估测试装置(10),包括晶片存放单元(12),该存放单元存放晶片(W),该晶片则处于该晶片上形成的若干器件的电极衬垫与接触器(11)的凸起彼此完全电气接触的状态。该晶片存放单元(12)向/从测量单元(15)发送/接收一个测试信号,并具有与外界隔离的绝热结构。该晶片存放单元(12)具有对接触器(11)加压的压力机构(13)以及直接将与接触器(11)完全接触的晶片(W)加热到预定高温的加热机构(14)。该半导体晶片上形成的一层互连膜与绝缘膜的可靠性可以在加速条件下加以评估。
-
公开(公告)号:CN100364045C
公开(公告)日:2008-01-23
申请号:CN200510078832.6
申请日:2005-05-26
Applicant: 株式会社东芝
IPC: H01L21/00 , H01L21/768 , H01L21/3205 , H01L21/283
CPC classification number: H01L21/76862 , H01L21/76807 , H01L21/76831 , H01L21/76846 , H01L21/76873
Abstract: 根据本发明一个方面的半导体器件的制造方法,包括:在衬底上形成Cu的籽晶膜;多晶化在衬底上形成的籽晶膜;以及通过电解电镀在多晶化的籽晶膜上形成Cu的电镀膜。
-
公开(公告)号:CN1327479C
公开(公告)日:2007-07-18
申请号:CN200410038320.2
申请日:2004-05-14
Applicant: 株式会社东芝
IPC: H01L21/00 , C25D5/02 , H01L21/304 , H01L21/321 , H01L21/768
CPC classification number: H01L21/76879 , C25D5/02 , C25D5/022 , C25D5/34 , C25D7/123 , H01L21/2885 , H01L21/76873 , H05K3/107 , H05K3/423 , H05K2203/0392
Abstract: 本发明公开了制造电子器件的方法,包括:在基础部件的表面上形成凹进部分,在基础部件的在其上将要形成镀膜的表面上形成导电种子层,以及在这样的条件下把所述种子层作为公共电极进行电解电镀处理以形成镀膜:在基础部件的所述凹进部分以外的表面上形成抑制电解电镀的物质,其中通过氧化处理、氮化处理和氧氮化处理中的至少一种提供抑制电解电镀的物质。
-
公开(公告)号:CN1835198A
公开(公告)日:2006-09-20
申请号:CN200610007336.6
申请日:2006-02-09
Applicant: 株式会社东芝
IPC: H01L21/60 , B23K3/00 , B23K101/36 , B23K101/40
CPC classification number: B23K1/0016 , B23K2101/40 , B29C65/222 , B29C65/229 , B29C66/1122 , B29C66/43 , B29C66/472 , B29C66/818 , B29C66/81811 , B29C66/8362 , H01L2224/16 , H01L2924/00011 , H01L2924/00014 , Y10T29/49211 , Y10T29/49826 , H01L2224/0401
Abstract: 根据本发明的实施例,公开了一种接合方法,包括以下步骤:在第一主体上设置第二主体,其中在所述第一主体与所述第二主体之间插入凸起;以及通过使加热元件在所述第一主体与所述第二主体之间通过,以通过所述加热元件熔化所述凸起,利用所述凸起电和机械地接合所述第一主体和所述第二主体,其中所述加热元件被加热到构成所述凸起的材料的熔点或熔点之上。
-
公开(公告)号:CN1790352A
公开(公告)日:2006-06-21
申请号:CN200510115614.5
申请日:2005-11-07
Applicant: 株式会社东芝
IPC: G06F17/50 , H01L21/027 , G03F1/00 , G03F7/00
CPC classification number: G06F17/5068
Abstract: 一种图形生成方法,其特征在于,读出规定布线图形的布线布局的数据和规定能够与上述布线图形连接的孔图形的孔布局的数据;在同一布线层等级内提取与图形处理区域的上述布线图形连接的孔图形;提取包括上述孔图形的第1处理区域;计算上述第1处理区域包含的上述布线图形的第1图形覆盖率;以及根据上述第1图形覆盖率在上述第1处理区域生成第1追加图形。
-
公开(公告)号:CN1241261C
公开(公告)日:2006-02-08
申请号:CN02118069.5
申请日:2002-03-01
Applicant: 株式会社东芝
IPC: H01L23/532 , H01L23/48 , H01L21/768
CPC classification number: H01L21/76846 , H01L21/76834 , H01L21/76849 , H01L21/76858 , H01L21/76886 , H01L21/76888 , H01L22/32 , H01L23/53233 , H01L23/53238 , H01L23/53295 , H01L24/03 , H01L24/05 , H01L24/11 , H01L24/45 , H01L24/48 , H01L2224/02166 , H01L2224/0392 , H01L2224/0401 , H01L2224/04042 , H01L2224/05009 , H01L2224/05017 , H01L2224/05082 , H01L2224/05083 , H01L2224/05093 , H01L2224/05147 , H01L2224/05166 , H01L2224/05181 , H01L2224/05187 , H01L2224/05546 , H01L2224/05552 , H01L2224/05557 , H01L2224/05558 , H01L2224/05559 , H01L2224/05567 , H01L2224/05605 , H01L2224/05611 , H01L2224/05613 , H01L2224/05616 , H01L2224/0562 , H01L2224/05624 , H01L2224/05639 , H01L2224/05644 , H01L2224/05647 , H01L2224/13099 , H01L2224/13105 , H01L2224/13109 , H01L2224/13111 , H01L2224/13113 , H01L2224/13116 , H01L2224/1312 , H01L2224/13124 , H01L2224/13139 , H01L2224/13144 , H01L2224/45105 , H01L2224/45109 , H01L2224/45111 , H01L2224/45113 , H01L2224/45116 , H01L2224/4512 , H01L2224/45124 , H01L2224/45139 , H01L2224/45144 , H01L2224/45147 , H01L2224/4807 , H01L2224/48453 , H01L2224/48463 , H01L2224/48505 , H01L2224/48611 , H01L2224/48616 , H01L2224/48624 , H01L2224/48639 , H01L2224/48644 , H01L2224/48647 , H01L2224/48711 , H01L2224/48716 , H01L2224/48724 , H01L2224/48739 , H01L2224/48747 , H01L2224/48799 , H01L2224/48805 , H01L2224/48811 , H01L2224/48813 , H01L2224/48816 , H01L2224/4882 , H01L2224/48824 , H01L2224/48839 , H01L2224/48844 , H01L2224/48847 , H01L2224/85375 , H01L2924/0002 , H01L2924/01006 , H01L2924/01007 , H01L2924/01012 , H01L2924/01013 , H01L2924/01014 , H01L2924/01015 , H01L2924/01019 , H01L2924/01022 , H01L2924/01023 , H01L2924/01024 , H01L2924/01027 , H01L2924/01028 , H01L2924/01029 , H01L2924/01031 , H01L2924/0104 , H01L2924/01041 , H01L2924/01042 , H01L2924/01044 , H01L2924/01047 , H01L2924/01049 , H01L2924/0105 , H01L2924/01051 , H01L2924/01072 , H01L2924/01073 , H01L2924/01074 , H01L2924/01078 , H01L2924/01079 , H01L2924/01083 , H01L2924/01327 , H01L2924/04953 , H01L2924/05042 , H01L2924/10253 , H01L2924/12042 , H01L2924/00014 , H01L2924/04941 , H01L2224/05609 , H01L2924/00 , H01L2224/48744 , H01L2224/48713 , H01L2224/48705 , H01L2224/4872 , H01L2224/48605 , H01L2224/48613 , H01L2224/4862 , H01L2924/00015
Abstract: 提供一种具有在半导体衬底上形成的铜布线层,与上述铜布线层导通并包含铜和比铜更易氧化的金属的合金层形成至底面的焊盘电极层和备有到达上述焊盘电极层的开口部的绝缘性保护膜的半导体器件。
-
公开(公告)号:CN1624207A
公开(公告)日:2005-06-08
申请号:CN200410102211.2
申请日:2000-12-25
IPC: C25D5/00 , C25D7/12 , H01L21/3205 , H01L21/321 , H01L21/60
CPC classification number: H01L21/6719 , C25D7/123 , C25D17/001 , C25D17/12 , C25D17/14 , H01L21/2885 , H01L21/67046 , H01L21/67051 , H01L21/6708 , H01L21/6715 , H01L21/6723 , H01L21/76877 , H01L21/76879 , H01L2924/0002 , H05K3/423 , H01L2924/00
Abstract: 本发明特别是关于在半导体基片上形成的微细配线图案(凹处)中填充铜(Cu)等金属等用途的基片电镀方法及装置,具备使被电镀面向上方、水平地保持并旋转基片的基片保持部(36),与由该基片保持部(36)保持的基片的被电镀面的边缘部接触、将该边缘部不透水地密封的密封构件(90),以及和该基片接触而通电的阴极电极(88),还具有与基片保持部(36)一体地旋转的阴极部(38),具备水平垂直动作自由地配置在该阴极部(38)上方并向下的阳极(98)的电极臂部(30),在由基片保持部(36)保持的基片的被电镀面与接近该被电镀面的电极臂部(30)的阳极(98)之间的空间中注入电镀液的电镀液注入机构。由此,能够以单一机构进行电镀处理及在电镀处理中附带的处理。
-
公开(公告)号:CN1341166A
公开(公告)日:2002-03-20
申请号:CN00804253.5
申请日:2000-12-25
IPC: C25D7/12
CPC classification number: H01L21/6719 , C25D7/123 , C25D17/001 , C25D17/12 , C25D17/14 , H01L21/2885 , H01L21/67046 , H01L21/67051 , H01L21/6708 , H01L21/6715 , H01L21/6723 , H01L21/76877 , H01L21/76879 , H01L2924/0002 , H05K3/423 , H01L2924/00
Abstract: 本发明特别是关于在半导体基片上形成的微细配线图案(凹处)中填充铜(Cu)等金属等用途的基片电镀方法及装置,具备使被电镀面向上方、水平地保持并旋转基片的基片保持部(36),与由该基片保持部(36)保持的基片的被电镀面的边缘部接触、将该边缘部不透水地密封的密封构件(90),以及和该基片接触而通电的阴极电极(88),还具有与基片保持部(36)一体地旋转的阴极部(38),具备水平垂直动作自由地配置在该阴极部(38)上方并向下的阳极(98)的电极臂部(30),在由基片保持部(36)保持的基片的被电镀面与接近该被电镀面的电极臂部(30)的阳极(98)之间的空间中注入电镀液的电镀液注入机构。由此,能够以单一机构进行电镀处理及在电镀处理中附带的处理。
-
-
-
-
-
-
-
-
-