一种基于8T-SRAM单元的电路结构、芯片和模块

    公开(公告)号:CN115035931A

    公开(公告)日:2022-09-09

    申请号:CN202210564062.X

    申请日:2022-05-23

    Applicant: 安徽大学

    Abstract: 本发明涉及一种基于8T‑SRAM单元的电路结构、芯片和模块。8T‑SRAM单元包括:NMOS晶体管N1~6;PMOS晶体管P1~2。P1、P2和N1、N2交叉耦合,对存储节点Q、QB的数据进行锁存,P1的源极与P2源极电连接到VDD,开启存储节点Q、QB节点对电源通路,N1的源极与N2的源极连接到VSS,开启存储节点Q、QB节点对地通路。存储节点Q与QB通过晶体管N4、N3分别与位线BL和BLB相连,晶体管N3、N4由字线WL控制,字线LCM、RCM通过晶体管N5、N6分别与位线SLB和SL相连,晶体管N5、N6分别由存储节点Q与QB控制。本发明能实现在存储器内部完成比较操作,提高搜索效率。

Patent Agency Ranking