-
公开(公告)号:CN103312992B
公开(公告)日:2016-12-28
申请号:CN201310066435.1
申请日:2013-03-04
Applicant: 佳能株式会社
IPC: H04N5/378
CPC classification number: H03M1/12 , H04N5/3355 , H04N5/378
Abstract: 本发明涉及信号传输系统、光电转换设备和图像拾取系统。一种信号设备包括:多个套件,其中每个套件包括被配置为输出数字信号的多个数字信号输出单元、连接到多个数字信号输出单元的输出端子的块布线、以及输入端子与块布线连接的缓冲电路,其中包括在多个套件中的一个套件内的缓冲电路的输出端子与包括在多个套件中的另一个套件内的块布线连接。
-
公开(公告)号:CN103312992A
公开(公告)日:2013-09-18
申请号:CN201310066435.1
申请日:2013-03-04
Applicant: 佳能株式会社
CPC classification number: H03M1/12 , H04N5/3355 , H04N5/378
Abstract: 本发明涉及信号传输系统、光电转换设备和图像拾取系统。一种信号设备包括:多个套件,其中每个套件包括被配置为输出数字信号的多个数字信号输出单元、连接到多个数字信号输出单元的输出端子的块布线、以及输入端子与块布线连接的缓冲电路,其中包括在多个套件中的一个套件内的缓冲电路的输出端子与包括在多个套件中的另一个套件内的块布线连接。
-
公开(公告)号:CN102821257A
公开(公告)日:2012-12-12
申请号:CN201210182133.6
申请日:2012-06-05
Applicant: 佳能株式会社
CPC classification number: H04N5/3742 , H04N5/3575 , H04N5/37455
Abstract: 本发明公开了成像装置和成像系统。由于常规上已知的成像装置包括用于各信号处理电路的缓冲元件,因此,缓冲元件的数量与信号处理电路的数量成比例地增加。多个信号处理电路的组内的驱动信号的延迟供给会要求将操作定时余量设为更长。换句话说,难以增加操作速度。设置串联连接的第一缓冲电路和与第一缓冲电路并联连接的第二缓冲电路,并且,一个第二缓冲电路向多个信号处理单元供给驱动信号。
-
-