-
公开(公告)号:CN102075182B
公开(公告)日:2013-01-02
申请号:CN200910238759.2
申请日:2009-11-24
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种快速锁定的电荷泵锁相环,该锁相环由依次连接的鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和分频器构成,且分频器还连接于鉴频鉴相器,使鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和分频器连接成一个环路,该快速锁定的锁相环的输入信号是参考频率信号Fref,输出信号是锁相环生成的期待的频率信号Fout。相比传统电荷泵锁相环,本发明电荷泵锁相环有效地减小了锁定时间,并且结构简单,易于实现。
-
公开(公告)号:CN102739589A
公开(公告)日:2012-10-17
申请号:CN201110087590.2
申请日:2011-04-08
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及无线局域网通信领域,具体涉及一种用于无线局域网通信系统的补码键控调制装置及方法。所述装置包括输入符号产生器、码字映射符产生器、DQPSK调制器、并串转换器、I/Q映射恢复器及I/Q交换输出器;输入符号产生器与所述码字映射符产生器以及DQPSK调制器相连,码字映射符产生器与并串转换器、I/Q映射恢复器以及I/Q交换输出器依次相连,DQPSK调制器与I/Q交换输出器连接。本发明还提供一种用于无线局域网通信系统的补码键控调制方法。本发明使基本CCK基本码字存储方法最优化,并以映射符的表征形式进一步简化设计;I/Q两路数据交换的设计,避免了复数乘法器的使用,进一步节约了硬件资源。
-
公开(公告)号:CN102681923A
公开(公告)日:2012-09-19
申请号:CN201110063259.7
申请日:2011-03-16
Applicant: 中国科学院微电子研究所
IPC: G06F11/26
Abstract: 本发明涉及无线通信技术,具体涉及一种对系统级芯片进行验证的硬件平台装置,包括媒体访问控制上层单元,与主机连接,并通过连接器HSMC与媒体访问控制下层单元连接;媒体访问控制下层单元,通过连接器HSMC与媒体访问控制上层单元连接;数字基带验证单元,与媒体访问控制下层单元连接,提供上行接口和下行接口;管理扩展接口单元,与媒体访问控制上层单元连接。本发明使得媒体访问控制层、物理层、AD/DA模拟前端部分等功能实现更为简便,并且解决了单独进行软件或硬件调试带来的弊端,可实现软硬件协同仿真验证。
-
公开(公告)号:CN102347738A
公开(公告)日:2012-02-08
申请号:CN201010244615.0
申请日:2010-08-04
Applicant: 中国科学院微电子研究所
Abstract: 本发明涉及CMOS运算放大器设计技术领域,具体公开了一种两级全差分低噪声低失调斩波运算放大器,包括斩波器S1,S2,S3和两级折叠共源共栅运算放大器,斩波器S1,首先将输入信号调制至斩波频率上;两级折叠共源共栅运算放大器,对斩波器S1调制后的信号进行放大;斩波器S2,将信号解调回基带;斩波器S3,用于动态切换放大器中电流源的差分对管,进一步降低了电流源的电流失配和放大器的失调电压。本发明有效降低了运算放大器的输入失调电压和等效输入噪声,增加了输出摆幅,输出端电容与运放输出阻抗形成低通滤波,无需额外低通滤波器设计,非常适用于传感器检测电路。
-
公开(公告)号:CN102075182A
公开(公告)日:2011-05-25
申请号:CN200910238759.2
申请日:2009-11-24
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种快速锁定的电荷泵锁相环,该锁相环由依次连接的鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和分频器构成,且分频器还连接于鉴频鉴相器,使鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和分频器连接成一个环路,该快速锁定的锁相环的输入信号是参考频率信号Fref,输出信号是锁相环生成的期待的频率信号Fout。相比传统电荷泵锁相环,本发明电荷泵锁相环有效地减小了锁定时间,并且结构简单,易于实现。
-
公开(公告)号:CN102075163A
公开(公告)日:2011-05-25
申请号:CN200910238766.2
申请日:2009-11-24
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种共漏极正反馈的双二阶单元,包括第一级电流积分器,用于接收输入电流信号给电容充电,提供输出电流信号,形成第一级电流积分器;第二级电流积分器,用于接收第一级电流积分器输出的电流信号给电容充电,提供输出电流信号,形成第二级电流积分器;反馈单元,用于与第一级电流积分器和第二级电流积分器一起综合复数极点;电流源,用于提供双二阶单元的支路电流。本发明提出的共漏极正反馈的双二阶单元,用于级联设计方法实现高阶模拟滤波器,具有很高的带外线性度,同时有效降低了带内噪声,打破了带内的积分噪声和带外线性度是折中关系,进而提高了带外SFDR。
-
公开(公告)号:CN102065569A
公开(公告)日:2011-05-18
申请号:CN200910237776.4
申请日:2009-11-17
Applicant: 中国科学院微电子研究所
Abstract: 本发明公开了一种适用于WLAN的以太网MAC子层控制器,包括发送模块、接收模块、状态模块、控制模块、MII管理模块、发送缓存、接收缓存和寄存器模块;其中,发送缓存和接收缓存采用读地址可载入的异步FIFO,实现数据帧的存储,重传和丢弃;主机与MAC子层控制器之间的数据帧信息的交互通过数据帧缓存描述符来进行,数据帧缓存描述符分为发送缓存描述符和接收缓存描述符,发送缓存描述符用来控制数据帧的发送过程并记录和返回发送状态;接收缓存描述符用来控制读取接收到的数据帧并向主机返回帧接收状态。利用本发明实现了嵌入式设备的网络接入,实现了帧冲突重传和坏帧丢弃的功能,并且提高了接收短帧情况下片内缓存的利用效率。
-
公开(公告)号:CN102063411A
公开(公告)日:2011-05-18
申请号:CN200910237774.5
申请日:2009-11-17
Applicant: 中国科学院微电子研究所
IPC: G06F17/14
Abstract: 本发明公开了一种基于802.11n的FFT/IFFT处理器,包括RAM、地址产生模块、顺序调整模块、控制移位模块、指数产生模块和蝶形运算单元,其中,该处理器采用双乒乓结构RAM,用于实现数据流的缓存;地址产生模块用于产生向RAM写入数据和从RAM读出数据的地址;顺序调整模块用于对RAM中的数据进行选择,并进行顺序调整;控制移位模块,每一级共享一个指数;指数产生模块用于根据蝶形运算单元的计算结果,产生每一级运算后的最大指数;蝶形运算单元采用块浮点算法,完成基4或是基2运算。利用本发明,可方便的进行FFT运算和IFFT运算,解决了传统的FFT/IFFT处理器资源大、精度低以及运算时间过长等问题。
-
公开(公告)号:CN101917368A
公开(公告)日:2010-12-15
申请号:CN201010242160.9
申请日:2010-07-30
Applicant: 北京邮电大学 , 中国科学院微电子研究所
Abstract: 一种基于格基规约的MIMO检测的软输出方法,是先针对不同的变换矩阵获得变换域信号的排序列表,并将其存储起来供检测时查询;在每次实施基于格基规约的MIMO检测时,先对信道响应矩阵应用格基规约得到规约基和变换矩阵,再通过变换矩阵获取相应的变换域信号的排序列表;然后利用规约基和该变换域信号的排序列表执行QRM(QR Decomposition and M algorithm)检测,获得幸存矢量和每个幸存矢量对应的权值;最后利用幸存矢量和每个幸存矢量的权值,确定每个比特的软信息。该方法利用事先存储的排序列表,有效减少QRM检测中需要计算权值的节点个数,大大降低计算复杂度;且不需要进行模型扩展,容易实现;相对于最优幸存矢量进行扰动获得幸存矢量集合的方法,本发明的准确度更高。
-
公开(公告)号:CN101442316B
公开(公告)日:2010-12-15
申请号:CN200710177791.5
申请日:2007-11-21
Applicant: 中国科学院微电子研究所
IPC: H03M13/11
Abstract: 本发明公开了一种动态调整最大迭代次数的奇偶校验码迭代译码方法,该方法包括:预先将每次奇偶校验码(LDPC)译码时实际使用的迭代次数与最大迭代次数的差值累加,将该累加结果作为剩余可用迭代次数R;根据当前剩余可用迭代次数R与最大迭代次数的初始值,动态调整本次的最大迭代次数;启动LDPC迭代译码,当迭代次数达到动态调整后的最大迭代次数,或者通过判断知道译码已经正确时,结束迭代译码。利用本发明,在同样的数据吞吐率下,有效降低了各种LDPC解码算法的误码率。
-
-
-
-
-
-
-
-
-