-
公开(公告)号:CN110649940A
公开(公告)日:2020-01-03
申请号:CN201910818239.2
申请日:2019-08-30
Applicant: 西安空间无线电技术研究所
IPC: H04B1/7156
Abstract: 本发明涉及一种捕获阶段转发干扰抑制的点对点快跳频系统。在传统点对点快跳频系统接收基础上,增加一路搜索检测支路单元、一个峰值比对及支路选择单元,通过两个搜索支路的最大峰值和次大峰值的位置关系比对,来判断是否存在转发干扰;如果存在转发干扰,以其中一个搜索支路的最大峰值和次大峰值对应的相位作为两个支路的预跟踪相位同时启动,对于两个支路均出现同步头相关峰的,选择峰值先出现的那个支路作为真实信号支路,对于两个支路只有一个出现同步头相关峰的,则选择该支路作为真实信号支路;本发明解决了同步捕获阶段转发干扰对通信传输的影响问题。
-
公开(公告)号:CN107491407B
公开(公告)日:2019-07-12
申请号:CN201710532840.6
申请日:2017-07-03
Applicant: 西安空间无线电技术研究所
IPC: G06F13/42
Abstract: 基于FPGA内SERDES的自适应高速传输系统,发送模块发送自适应训练序列、实时动态训练序列、工作数据至接收模块;自适应训练接收模块进行比特校正使得时钟沿和数据窗的中心位置对齐,进行字校正恢复出正确的训练序列,二者相互配合,实现训练序列的正确接收;实时动态调整模块根据系统的实际工作状态,动态调整数据线时延,使时钟能够始终对齐到数据窗的中心位置,保证时延调整的时效性。本发明系统通过自适应训练方式实时动态调整接收数据窗口和时钟的相对时延关系,能够使数据传输接口不断适应外部环境的变化,避免由于时延偏移抖动而导致的数据采样错误,从而保证了数据的可靠传输,具有很好的使用价值。
-
公开(公告)号:CN107491407A
公开(公告)日:2017-12-19
申请号:CN201710532840.6
申请日:2017-07-03
Applicant: 西安空间无线电技术研究所
IPC: G06F13/42
CPC classification number: G06F13/4291 , G06F13/4295
Abstract: 基于FPGA内SERDES的自适应高速传输系统,发送模块发送自适应训练序列、实时动态训练序列、工作数据至接收模块;自适应训练接收模块进行比特校正使得时钟沿和数据窗的中心位置对齐,进行字校正恢复出正确的训练序列,二者相互配合,实现训练序列的正确接收;实时动态调整模块根据系统的实际工作状态,动态调整数据线时延,使时钟能够始终对齐到数据窗的中心位置,保证时延调整的时效性。本发明系统通过自适应训练方式实时动态调整接收数据窗口和时钟的相对时延关系,能够使数据传输接口不断适应外部环境的变化,避免由于时延偏移抖动而导致的数据采样错误,从而保证了数据的可靠传输,具有很好的使用价值。
-
公开(公告)号:CN105071819A
公开(公告)日:2015-11-18
申请号:CN201510422826.1
申请日:2015-07-17
Applicant: 西安空间无线电技术研究所
Abstract: 本发明公开了一种快跳频系统中多载波可变速率的接收处理方法,该方法根据快跳频体制的特点,针对多个载波中不同信息速率进行分集合并,完成不同速率的数据解调。首先对接收信号进行数字分路处理,转化为同一载波据串行输出的数据流,然后进过串并转换将串行数据流按照载波组划分为多路并行数据,再采用多个并行处理模块对各路信号进行交织和分集合并解调处理,解调后的数据再进行译码处理,从而实现对快跳频系统信号的接收处理。本发明能够适应不同的载波数及速率档,合理进行资源配置,实现灵活,可扩展性强,易于星上实现,适用于不同干扰环境下快跳频体制信号的接收处理。
-
-
-