发送装置和单边带信号生成方法

    公开(公告)号:CN101641921B

    公开(公告)日:2013-01-23

    申请号:CN200780052331.8

    申请日:2007-04-06

    CPC classification number: H04L25/03828 H04B2001/0491 H04L27/04

    Abstract: 本发明提供能够获得频谱截断较完全的单边带信号的发送装置。该发送装置使用以下电路生成单边带信号:FFT电路(103),对发送码元进行傅立叶变换处理;插零电路(104),使从FFT电路(103)输出的上边带分量信号和下边带分量信号的其中一方的分量为零;IFFT电路(105),对插零电路(104)的输出进行傅立叶逆变换;以及并/串变换电路(106),对IFFT电路(105)的输出进行并/串变换。

    通信系统和通信装置
    12.
    发明授权

    公开(公告)号:CN101061675B

    公开(公告)日:2010-09-08

    申请号:CN200580039300.X

    申请日:2005-10-27

    Abstract: 能够进行适当的数据发送控制的、适用Delayed Block ACK方式的通信系统和构成该通信系统的通信装置。在作为该通信装置的无线LAN基站(100)中设置:发送控制单元(115),发送块ACK请求;导频生成单元(104),生成用于接收质量测定的导频信号;上述发送控制单元(115),在接收侧响应块ACK请求并发回附加了导频信号的接收质量信息的块ACK之前,发送导频信号。并且,在作为通信装置的无线终端(200)中设置:发送控制单元(207),对响应块ACK请求的块ACK的发送定时进行控制;接收质量信息生成单元(211),生成导频信号的接收质量信息;以及块ACK生成单元(208),将接收质量信息附加到块ACK中。

    发送装置和单边带信号生成方法

    公开(公告)号:CN101641921A

    公开(公告)日:2010-02-03

    申请号:CN200780052331.8

    申请日:2007-04-06

    CPC classification number: H04L25/03828 H04B2001/0491 H04L27/04

    Abstract: 提供能够获得频谱截断较完全的单边带信号的发送装置。该发送装置使用以下电路生成单边带信号:FFT电路(103),对发送码元进行傅立叶变换处理;插零电路(104),使从FFT电路(103)输出的上边带分量信号和下边带分量信号的其中一方的分量为零;IFFT电路(105),对插零电路(104)的输出进行傅立叶逆变换;以及并/串变换电路(106),对IFFT电路(105)的输出进行并/串变换。

    终端装置和基站装置
    17.
    发明公开

    公开(公告)号:CN101755478A

    公开(公告)日:2010-06-23

    申请号:CN200880025454.7

    申请日:2008-08-08

    Abstract: 公开了即使设置大覆盖范围的基站装置也能避免RACH与PUSCH等之间的干扰的终端装置。在该终端装置中,结构编号提取单元(103)从由BCH接收单元(102)接收的BCH中提取结构编号。控制单元(104)基于结构编号决定相应的RACH格式(是否进行重复、CP长度TCP、第2前导码长度TPRE2、GT长度TGT),将是否需要进行重复的判定结果通知重复单元(109),将CP长度TCP通知CP附加单元(110),将GT长度TGT通知GT附加单元(112)。重复单元(109)在被通知进行重复时,根据从TPRE2决定单元(154)通知的第2前导码长度进行重复处理。CP附加单元(110)基于从TCP决定单元(155)通知的CP长度生成CP。

    发送装置和单边带信号生成方法

    公开(公告)号:CN101641922A

    公开(公告)日:2010-02-03

    申请号:CN200780052384.X

    申请日:2007-04-06

    Inventor: 南里将彦

    CPC classification number: H04L27/04 H04L25/03828 H04L27/20

    Abstract: 提供复数单边带信号的发送装置,其能够显著提高在接收端的差错率特性。其通过下述单元生成单边带信号:N倍过采样器(102),对每1发送码元进行N倍过采样处理;串/并变换电路(104),对通过N倍过采样器(102)获得的采样数据,以码元单位进行并行化处理,使其为N系统的并行数据;N点FFT电路(105),对N系统的并行数据进行快速傅立叶变换;插零电路(106),使从FFT电路(105)输出的上边带分量信号和下边带分量信号的其中一方的分量为零;IFFT电路(107),对插零电路(106)的输出进行快速傅立叶逆变换;以及并/串变换电路(108),对IFFT电路(107)的输出进行并/串变换。

    通信系统和通信装置
    19.
    发明公开

    公开(公告)号:CN101061675A

    公开(公告)日:2007-10-24

    申请号:CN200580039300.X

    申请日:2005-10-27

    Abstract: 能够进行适当的数据发送控制的、适用Delayed Block ACK方式的通信系统和构成该通信系统的通信装置。在作为该通信装置的无线LAN基站(100)中设置:发送控制单元(115),发送块ACK请求;导频生成单元(104),生成用于接收质量测定的导频信号;上述发送控制单元(115),在接收侧响应块ACK请求并发回附加了导频信号的接收质量信息的块ACK之前,发送导频信号。并且,在作为通信装置的无线终端(200)中设置:发送控制单元(207),对响应块ACK请求的块ACK的发送定时进行控制;接收质量信息生成单元(211),生成导频信号的接收质量信息;以及块ACK生成单元(208),将接收质量信息附加到块ACK中。

Patent Agency Ranking