-
公开(公告)号:CN106789652B
公开(公告)日:2019-11-12
申请号:CN201611247349.0
申请日:2016-12-29
Applicant: 杭州迪普科技股份有限公司
Inventor: 秦永刚
IPC: H04L12/721 , H04L12/801 , H04L29/08
Abstract: 本申请提供一种业务分流方法及装置,所述方法应用于转发设备,包括:通过各业务板的入端口接收上游设备发送的目标业务流量;其中,所述目标业务流量携带指定的多个业务出端口;当通过任一目标业务板的入端口接收到上游设备发送的目标业务流量时,将所述目标业务流量与该业务板的入端口上预配置的ACL规则进行匹配;当所述目标业务流量匹配所述ACL规则,则基于该ACL规则预配置的动作将该目标业务流量转发至所述指定的业务出端口,以通过该指定的业务出端口将所述目标业务流量分流至不同的业务服务器。应用本申请提供的方法,可以有效提高转发设备的流量转发的效率。
-
公开(公告)号:CN106357446B
公开(公告)日:2019-07-09
申请号:CN201610835963.2
申请日:2016-09-20
Applicant: 杭州迪普科技股份有限公司
Inventor: 秦永刚
Abstract: 本申请提供一种流量转发路径的获取方法及装置,方法包括:接收携带有流量特征的转发路径查询请求;根据流量特征查找每个接口对应的所有ACL,并获取该流量特征对应的ACL;从获取到的ACL中获取计数器计数值不为零的ACL,将携带入口标识的ACL对应的接口作为入接口和携带出口标识的ACL对应的接口作为出接口;将入接口和出接口确定为携带流量转发路径。本申请中每个接口设置有不同流量的ACL,可以对不同流量统计,因此网络设备可以根据流量特征查找每个接口对应的ACL,并从查找到的ACL中获取有计数值的ACL,并将入方向ACL对应的接口作为入接口,出方向ACL对应的接口作为出接口,从而达到流量转发路径查询的目的。
-
公开(公告)号:CN109547352A
公开(公告)日:2019-03-29
申请号:CN201811319805.7
申请日:2018-11-07
Applicant: 杭州迪普科技股份有限公司
IPC: H04L12/801 , H04L12/823 , H04L12/851 , H04L12/861 , H04L12/865
Abstract: 本申请供一种报文缓存队列的动态分配方法及装置,应用于交换设备中,所述方法包括:接收到待缓存报文后,确定所述待缓存报文的种类;根据种类与报文缓存队列的映射关系获取所述待缓存报文对应的第一报文缓存队列;确定所述第一报文缓存队列是否拥塞;若确定所述第一报文缓存队列拥塞,则从优先级高于所述第一报文缓存队列的报文缓存队列中选取未拥塞的第二报文缓存队列,将所述待缓存报文添加到所述第二报文缓存队列中;若确定所述第一报文缓存队列未拥塞,则将所述待缓存报文添加到所述第一报文缓存队列。应用本申请的实施例,能够缓解同一报文缓存队列中不同种类报文的带宽竞争拥塞。
-
公开(公告)号:CN107707492A
公开(公告)日:2018-02-16
申请号:CN201711171930.3
申请日:2017-11-22
Applicant: 杭州迪普科技股份有限公司
Inventor: 秦永刚
IPC: H04L12/937 , H04L12/935 , H04L29/06
Abstract: 本申请提供一种上报和下发报文的方法,所述方法包括:在接收到由FPGA发送的报文时,解析所述FPGA发送的报文的报文头;根据解析得到的所述FPGA发送的报文的报文头信息,在预存的转发表项中查找交换设备与CPU相连的接口;通过所述查找到的交换设备与CPU相连的接口,将所述FPGA发送的报文上报给CPU,以使CPU对所述FPGA发送的报文进行处理;在接收到所述CPU下发的经过处理的报文时,解析所述经过处理的报文的报文头;根据解析得到的所述经过处理的报文的报文头信息,在所述预存的转发表项中查找交换设备与FPGA相连的接口;通过所述交换设备与FPGA相连的接口将所述经过处理的报文下发给FPGA。
-
公开(公告)号:CN111211927B
公开(公告)日:2023-01-24
申请号:CN201911414354.X
申请日:2019-12-31
Applicant: 杭州迪普科技股份有限公司
Inventor: 秦永刚
IPC: H04L41/0663 , H04L41/084
Abstract: 本申请提供了一种资源同步方法及装置。一种资源同步方法,应用于网络设备,该网络设备包括至少一个接口板,该方法包括:接口板接收所述网络设备中作为主用主控板的第一主控板在正常时下发的所述接口板的资源信息;接口板接收第二主控板发送的主备切换结束指令,所述第二主控板作为所述第一主控板的备用主控板,用于在检测到所述第一主控板异常时与所述第一主控板进行主备倒换,并在完成主备倒换时发送主备切换结束指令;接口板将已记录的所述资源信息发送至所述第二主控板,以实现所述第一主控板与所述第二主控板之间的资源信息同步。通过上述方法,本申请在不占用双主控之间的通道的情况下,实现了双主控间资源信息的同步。
-
公开(公告)号:CN112311671B
公开(公告)日:2022-03-25
申请号:CN202011232555.0
申请日:2020-11-06
Applicant: 杭州迪普科技股份有限公司
Inventor: 秦永刚
IPC: H04L41/0803 , H04L45/24
Abstract: 本说明书提供一种向交换芯片下发聚合链路配置的方法、装置、介质及设备,所述方法包括:在不同硬件性能的交换芯片混插的情况下,不会基于聚合链路所包含的端口集来向每个交换芯片下发聚合链路配置,而是根据不同交换芯片的硬件性能的高低,确定匹配于每个交换芯片硬件性能的端口子集,如此,基于每个交换芯片匹配的端口子集来针对性地下发聚合链路配置,从而使得每个交换芯片的硬件性能与聚合链路配置之间是匹配的,不会出现兼容性问题。
-
公开(公告)号:CN113839883A
公开(公告)日:2021-12-24
申请号:CN202111165507.9
申请日:2021-09-30
Applicant: 杭州迪普科技股份有限公司
IPC: H04L12/801 , H04L12/935
Abstract: 一种端口聚合组的配置方法、装置和计算机设备,其特征在于,应用于交换设备,所述方法包括:接收针对目标端口聚合组的流量分配算法配置指令,所述流量分配算法配置指令包括待配置的目标流量分配算法的算法标识;响应于所述流量分配算法配置指令,将所述目标流量分配算法的算法标识,与各算法引擎的所述配置信息中包含的算法标识进行匹配;如果任一算法引擎的所述配置信息中包含的算法标识与所述目标流量分配算法的算法标识匹配,将所述目标端口聚合组与该目标算法引擎重新进行绑定。
-
公开(公告)号:CN112311671A
公开(公告)日:2021-02-02
申请号:CN202011232555.0
申请日:2020-11-06
Applicant: 杭州迪普科技股份有限公司
Inventor: 秦永刚
IPC: H04L12/709 , H04L12/24
Abstract: 本说明书提供一种向交换芯片下发聚合链路配置的方法、装置、介质及设备,所述方法包括:在不同硬件性能的交换芯片混插的情况下,不会基于聚合链路所包含的端口集来向每个交换芯片下发聚合链路配置,而是根据不同交换芯片的硬件性能的高低,确定匹配于每个交换芯片硬件性能的端口子集,如此,基于每个交换芯片匹配的端口子集来针对性地下发聚合链路配置,从而使得每个交换芯片的硬件性能与聚合链路配置之间是匹配的,不会出现兼容性问题。
-
公开(公告)号:CN111404829A
公开(公告)日:2020-07-10
申请号:CN202010307197.9
申请日:2020-04-17
Applicant: 杭州迪普科技股份有限公司
IPC: H04L12/803 , H04L12/935 , H04L12/709
Abstract: 本公开提供一种端口聚合方法、装置、设备及存储介质,所述端口聚合方法用于在接口板进行端口聚合时生成序列表,所述接口板具有多个第一端口,每个第一端口均对应连接一个网板的第二端口;所述方法包括下述步骤:获取各个第一端口对应连接的第二端口的参数,其中,第二端口的参数包括网板编号;根据各个第二端口的参数排列各个第一端口,生成端口聚合序列表,其中,相邻的第一端口对应连接的第二端口的网板编号不同。接口板的各个第一端口间隔连接不同的网板,进而当接口板与网板间进行数据传输时,数据流量能够分流至不同的网板,实现负载均衡,避免造成丢包。
-
公开(公告)号:CN107707492B
公开(公告)日:2020-05-12
申请号:CN201711171930.3
申请日:2017-11-22
Applicant: 杭州迪普科技股份有限公司
Inventor: 秦永刚
IPC: H04L12/937 , H04L12/935 , H04L29/06
Abstract: 本申请提供一种上报和下发报文的方法,所述方法包括:在接收到由FPGA发送的报文时,解析所述FPGA发送的报文的报文头;根据解析得到的所述FPGA发送的报文的报文头信息,在预存的转发表项中查找交换设备与CPU相连的接口;通过所述查找到的交换设备与CPU相连的接口,将所述FPGA发送的报文上报给CPU,以使CPU对所述FPGA发送的报文进行处理;在接收到所述CPU下发的经过处理的报文时,解析所述经过处理的报文的报文头;根据解析得到的所述经过处理的报文的报文头信息,在所述预存的转发表项中查找交换设备与FPGA相连的接口;通过所述交换设备与FPGA相连的接口将所述经过处理的报文下发给FPGA。
-
-
-
-
-
-
-
-
-