液晶显示器
    13.
    发明公开

    公开(公告)号:CN103733130A

    公开(公告)日:2014-04-16

    申请号:CN201280038824.7

    申请日:2012-08-03

    CPC classification number: G02F1/134363 G02F2001/134372

    Abstract: 本发明提供能抑制由于工艺偏差引起的不良情况和提高显示性能的液晶显示器。本发明提供一种液晶显示器,其包含第一电极、设于上述第一电极上的绝缘膜、以及设于上述绝缘膜上的第二电极,上述第二电极形成有设于像素内的多个缝,上述第一电极与上述多个缝相对,上述多个缝相互平行,上述多个缝分别包含:第一直线部分,其在第一方向延伸;第二直线部分,其与上述第一直线部分的一端连接,在第二方向延伸;以及弯曲部,其在上述第一直线部分和上述第二直线部分相互连接的区域中弯曲,上述多个第一直线部分的另一端位于相同的直线上,当将上述多个缝中在上述像素内位于一端的缝设为第一缝时,上述第一缝的相邻的缝以第一直线部分和第二直线部分接近上述第一缝的方式弯曲,离上述第一缝越远的缝,上述第一直线部分的长度越短。

    液晶显示面板
    16.
    发明授权

    公开(公告)号:CN103748509B

    公开(公告)日:2016-01-27

    申请号:CN201280038855.2

    申请日:2012-08-03

    Abstract: 本发明提供即使隔着绝缘膜与像素电极相对的电极是透明电极,也容易进行用于修正缺陷的激光修理的液晶显示面板。本发明的液晶显示面板具备:第一基板,其具有绝缘基板、薄膜晶体管、扫描信号线、第一遮光电极、第一绝缘膜、第二遮光电极、第二绝缘膜、透明电极、第三绝缘膜及像素电极;第二基板,其具有绝缘基板;以及液晶层,其被该第一基板和该第二基板夹持,该第二遮光电极是位于该薄膜晶体管和该像素电极之间而经由设置于该第二绝缘膜和该第三绝缘膜内的连接部与该像素电极连接的电极,该第一遮光电极的至少一部分隔着该第一绝缘膜与该第二遮光电极重叠,该透明电极位于比该扫描信号线所处的层和该第二遮光电极所处的层靠液晶层侧的层。

    有源矩阵基板和液晶显示装置

    公开(公告)号:CN102844704B

    公开(公告)日:2015-01-21

    申请号:CN201180018465.4

    申请日:2011-01-25

    Abstract: 本发明提供即使发生对准偏差也能抑制像素电位的偏差的有源矩阵基板。本发明的有源矩阵基板具备矩阵状地排列的多个像素电极和在列方向上延伸的源极配线,上述源极配线具有:第一侧边部(12a),其沿着上述多个像素电极所包括的至少一个像素电极(11a)的列方向的一边延伸;横穿部(12c),其横穿上述像素电极(11a);以及第二侧边部(12b),其沿着上述像素电极(11a)的列方向的另一边延伸,上述第一侧边部(12a)和上述第二侧边部(12b)经由上述横穿部(12c)彼此相连,对在多个像素电极的列方向上并排的至少两个像素电极中的每一个至少设有一条上述横穿部(12c)。

    液晶显示装置
    18.
    发明公开

    公开(公告)号:CN104040415A

    公开(公告)日:2014-09-10

    申请号:CN201380005036.2

    申请日:2013-01-11

    Abstract: 液晶显示装置(100)具备:具有像素电极(11)的第1基板(10)、具有相对电极(21)的第2基板(20)以及垂直取向型的液晶层(30)。在各像素中,形成有在对像素电极和相对电极之间施加电压时呈现轴对称取向的至少1个液晶畴。第2基板还具有使液晶畴内的液晶分子(31)轴对称取向的取向限制突起和多个柱状间隔物(24)。多个柱状间隔物包括第1柱状间隔物(24m)和比第1柱状间隔物低的第2柱状间隔物(24s)。像素电极的沿着短边方向的长度为35μm以下。在至少一部分像素中,第2柱状间隔物发挥取向限制突起的功能,第2柱状间隔物的高度(Hs)为第1柱状间隔物的高度(Hm)的75%以上92%以下。

    显示面板
    19.
    发明公开

    公开(公告)号:CN103189789A

    公开(公告)日:2013-07-03

    申请号:CN201180053596.6

    申请日:2011-11-01

    Abstract: 本发明提供能抑制伴随进行4原色化而出现的由对准偏差时的电容变化导致的显示不均的显示面板。本发明的显示面板具备多个信号线、多个像素电极以及共用电极,且1个像素包括4色以上的图像元素,在该显示面板中,上述多个像素电极各与上述多个信号线中的1个连接,上述1个像素所包含的多个像素电极排列为田字状,且包含具有较大面积的像素电极与具有较小面积的像素电极,与上述具有较大面积的像素电极连接的信号线和与上述具有较小面积的像素电极连接的信号线中的任一个均与上述具有较大面积的像素电极重叠。

Patent Agency Ranking