一种相干快跳频多路并行本振相位计算方法及本振

    公开(公告)号:CN111510183A

    公开(公告)日:2020-08-07

    申请号:CN202010219574.3

    申请日:2020-03-25

    Abstract: 本发明实施例提供一种相干快跳频多路并行本振相位计算方法及本振,包括:对相干快跳频数字接收信号进行频偏估计;计算频率偏移量,并根据采样率与工作时钟分别生成相位步进信息;根据预设频点持续时间与符号周期进行展缩,并计算采样点的符号参考相位,定位频点切换时刻位置;根据基准通道上一符号内该频点内的首个采样点相位与对应符号参考相位信息,计算各通道切跳后起始相位,并更新基准通道切跳后首个采样点相位和符号参考相位信息;根据展缩后的频点持续时间、符号周期和各采样点的符号参考相位,判断频点切换时刻位置。本实施例能够准确定位频点切换时刻位置,根据频点相位步进信息提前计算好各通道切跳后的起始相位,易于硬件实现。

    相干快跳频系统的射频前端及通信方法

    公开(公告)号:CN111585612B

    公开(公告)日:2021-03-26

    申请号:CN202010219598.9

    申请日:2020-03-25

    Abstract: 本发明实施例提供一种相干快跳频系统的射频前端及通信方法,其中射频前端包括射频信号处理装置,用于接收相干快跳频射频信号,获得模拟混合扩频信号;基带信号处理装置,用于对所述模拟混合扩频信号进行解跳,获得数字基带扩频信号,对所述数字基带扩频信号进行捕获,若捕获成功,则根据所述模拟混合扩频信号的频偏与码相位信息,生成与模拟混合扩频信号相位一致的数字快跳频载波信号;根据模拟快跳频载波信号对所述模拟混合扩频信号进行解跳,获得携带数据信息的快跳频基带信号,对所述快跳频基带信号进行解扩,获得数据信息。本发明实施例模拟域滤波后仅需以基带采样率DAC做采样,无需在数字域进行多级滤波抽取,节约了资源使用。

    相干快跳频信号的数字滤波方法及装置

    公开(公告)号:CN111585610B

    公开(公告)日:2021-03-26

    申请号:CN202010220439.0

    申请日:2020-03-25

    Abstract: 本发明实施例提供一种相干快跳频信号的数字滤波方法及装置,其中方法包括:接收相干快跳频信号,对所述相干快跳频信号进行下变频处理,获得第一信号;对所述第一信号依次进行第一次滤波和第一次时域抽取,获得第二信号;根据所述第二信号每个跳频频点的平均信号幅值,得出干扰删除门限以对受到干扰的频点信号置零,同时删除位于频点切换位置处的周期性时域脉冲,得到第三信号;对所述第三信号进行第二次滤波,获得第四信号,对所述第四信号进行方波形式的匹配滤波,获得第五信号。本发明实施例相较于通过FFT搬移到频域的干扰识别与数字滤波方法,无需将信号进行时频域转换就能实现干扰抑制功能。

    相干FFH/DS混合扩频系统
    15.
    发明授权

    公开(公告)号:CN111585606B

    公开(公告)日:2021-03-26

    申请号:CN202010219599.3

    申请日:2020-03-25

    Abstract: 本发明提供一种相干FFH/DS混合扩频系统,系统包括:多通道合路器和信号处理组合;信号处理组合包括接收模块、信号调理网络、发射模块、噪声源及干扰模块、PCIe背板和刀片计算机;发射模块具体用于在FPGA域内根据当前跳频频点选择输出的频段通道;在DA域内并行对多个频段通道进行内插和上变频后,对多个频段通道通过合路后转化到模拟域进行输出;每个频段通道对应整个跳频带宽中的一个跳频频段;接收模块具体用于在AD域内并行对多个频段通道进行下变频后抽取滤波,在FPGA域内对多个频段通道中的信号进行并行捕获和处理。本发明减少信号处理芯片处理资源,并可适用于对FFH/DS系统的并行、快速、相干的同步。

    基于CFFH/DS系统的解调方法及装置

    公开(公告)号:CN111585607B

    公开(公告)日:2021-03-26

    申请号:CN202010220432.9

    申请日:2020-03-25

    Abstract: 本发明实施例提供了一种基于CFFH/DS系统的解调方法及装置,所述方法首先对目标信号进行码偏补偿和相位补偿,得到第一类信号;所述目标信号为经过帧同步后的信号;然后分别对所述第一类信号进行码偏估计以及相位估计,确定码偏估计值以及相位估计值;最后基于所述码偏估计值,对所述第一类信号进行码偏补偿,并基于所述相位估计值,对所述第一类信号进行相位补偿。在解调阶段实现对信号的实时码偏补偿以及相位补偿,降低解调的误码率。

    相干快跳频信号的数字滤波方法及装置

    公开(公告)号:CN111585610A

    公开(公告)日:2020-08-25

    申请号:CN202010220439.0

    申请日:2020-03-25

    Abstract: 本发明实施例提供一种相干快跳频信号的数字滤波方法及装置,其中方法包括:接收相干快跳频信号,对所述相干快跳频信号进行下变频处理,获得第一信号;对所述第一信号依次进行第一次滤波和第一次时域抽取,获得第二信号;根据所述第二信号每个跳频频点的平均信号幅值,得出干扰删除门限以对受到干扰的频点信号置零,同时删除位于频点切换位置处的周期性时域脉冲,得到第三信号;对所述第三信号进行第二次滤波,获得第四信号,对所述第四信号进行方波形式的匹配滤波,获得第五信号。本发明实施例相较于通过FFT搬移到频域的干扰识别与数字滤波方法,无需将信号进行时频域转换就能实现干扰抑制功能。

    相干FFH/DS混合扩频系统
    19.
    发明公开

    公开(公告)号:CN111585606A

    公开(公告)日:2020-08-25

    申请号:CN202010219599.3

    申请日:2020-03-25

    Abstract: 本发明提供一种相干FFH/DS混合扩频系统,系统包括:多通道合路器和信号处理组合;信号处理组合包括接收模块、信号调理网络、发射模块、噪声源及干扰模块、PCIe背板和刀片计算机;发射模块具体用于在FPGA域内根据当前跳频频点选择输出的频段通道;在DA域内并行对多个频段通道进行内插和上变频后,对多个频段通道通过合路后转化到模拟域进行输出;每个频段通道对应整个跳频带宽中的一个跳频频段;接收模块具体用于在AD域内并行对多个频段通道进行下变频后抽取滤波,在FPGA域内对多个频段通道中的信号进行并行捕获和处理。本发明减少信号处理芯片处理资源,并可适用于对FFH/DS系统的并行、快速、相干的同步。

    一种相干快跳频多路并行本振相位计算方法及本振结构

    公开(公告)号:CN111510183B

    公开(公告)日:2021-05-11

    申请号:CN202010219574.3

    申请日:2020-03-25

    Abstract: 本发明实施例提供一种相干快跳频多路并行本振相位计算方法及本振,包括:对相干快跳频数字接收信号进行频偏估计;计算频率偏移量,并根据采样率与工作时钟分别生成相位步进信息;根据预设频点持续时间与符号周期进行展缩,并计算采样点的符号参考相位,定位频点切换时刻位置;根据基准通道上一符号内该频点内的首个采样点相位与对应符号参考相位信息,计算各通道切跳后起始相位,并更新基准通道切跳后首个采样点相位和符号参考相位信息;根据展缩后的频点持续时间、符号周期和各采样点的符号参考相位,判断频点切换时刻位置。本实施例能够准确定位频点切换时刻位置,根据频点相位步进信息提前计算好各通道切跳后的起始相位,易于硬件实现。

Patent Agency Ranking