基于FPGA的SAR成像系统的二维加窗方法

    公开(公告)号:CN102298139A

    公开(公告)日:2011-12-28

    申请号:CN201110128633.7

    申请日:2011-05-18

    Abstract: 本发明涉及一种基于FPGA的SAR成像系统的二维加窗方法,包括:步骤A,传入输入输出板的SAR原始数据经主FPGA进行原始数据分发,同时,主FPGA控制协调N片从FPGA,其中N≥1;步骤B,并行的、配有存储器的N片从FPGA对分发后的数据进行处理,从FPGA完成二维加窗运算处理,在运算过程中从FPGA对相应运算后的数据进行二维加窗位置选择,实现二维加窗,本发明在使用了较少的FPGA资源情况下,提高了SAR图像方位向和距离向的峰值旁瓣比和积分旁瓣比,在保证图像分辨率的同时,使方位向和距离向的峰值旁瓣比和积分旁瓣比都达到一定指标要求。

    基于微机PCI总线的海量高速数字信号系统

    公开(公告)号:CN1207667C

    公开(公告)日:2005-06-22

    申请号:CN01131693.4

    申请日:2001-12-27

    Abstract: 一种基于微机PCI总线的海量高速数字信号系统,包括:PCI总线控制器,用于信号系统与微机之间的PCI总线接口工作;信号存储设备,用于暂时缓存经由PCI总线从硬盘传来的数据;局部总线控制器,用于控制信号系统内部的协调工作;高速输出端口,用于提供与调试系统相应的接口,保证传输时的数据流平稳、无误输出;所述数字信号系统通过PCI总线和微机相连协同工作,将存储在微机硬盘内的各种波形信号按一定格式、时序输出。本发明利用Windows操作系统友好的人机界面特性,可以开发相应的应用程序来控制信号系统板卡的数据传输,使得信号系统的操作简便直观。该设计方法充分利用微机内各种软、硬件资源,成本低,兼容性好,方便易用。

    基于微机PCI总线的海量高速数字信号源

    公开(公告)号:CN1428707A

    公开(公告)日:2003-07-09

    申请号:CN01131693.4

    申请日:2001-12-27

    Abstract: 一种基于微机PCI总线的海量高速数字信号源,包括:微机,用于产生信号源各种波形信号并存储在微机内的硬盘;PCI总线控制器,用于信号源与微机之间的PCI总线接口工作;信号存储设备,用于暂时缓存经由PCI总线从硬盘传来的数据;局部总线控制器,用于控制信号源内部的协调工作;高速输出端口,用于提供与调试系统相应的接口,保证传输时的数据流平稳、无误输出。本发明利用Windows操作系统友好的人机界面特性,可以开发相应的应用程序来控制信号源板卡的数据传输,使得信号源的操作简便直观。该设计方法充分利用微机内各种软、硬件资源,成本低,兼容性好,方便易用。

Patent Agency Ranking