维修路径规划方法、系统、设备以及介质

    公开(公告)号:CN113379077A

    公开(公告)日:2021-09-10

    申请号:CN202110658811.0

    申请日:2021-06-15

    Abstract: 本发明公开了一种维修路径规划方法,其提取一维修终端的当前位置以及与所述维修终端相关联的多个维修订单,维修订单包括多个目标地点;以所述当前位置和所述目标地点作为维修节点获得所述维修终端的多个备选路径;根据所述维修节点之间的维修指数获得每一所述备选路径的累积维修指数;将累积维修指数最小的一个备选路径作为该维修终端的维修路径。本发明还公开了相应的维修路径规划系统、维修路径规划设备及计算机可读存储介质。本发明,使得维修终端能够沿着累积维修指数最小的备选路径进行维修,进而可以提高维修人员的维修效率。

    处理器芯片调试系统
    12.
    发明公开

    公开(公告)号:CN112506776A

    公开(公告)日:2021-03-16

    申请号:CN202011420319.1

    申请日:2020-12-08

    Abstract: 本发明公开了一种处理器芯片调试系统,其包括仿真芯片、调试模块和时钟发生模块;所述调试模块通过时钟输出信号线与仿真芯片时钟信号输入端连接,通过外部时钟输入信号线连接调试系统之外的外部设备的外部时钟信号输出端,通过内部时钟输入信号线与时钟发生模块的内部时钟信号输出端相连;所述调试模块,当外部时钟输入信号线上有外部时钟信号时,将外部时钟输入信号线连通时钟输出信号线,否则将内部时钟输入信号线连通所述时钟输出信号线。本发明的处理器芯片调试系统,能方便用户调试处理器芯片,提高代码开发和调试的效率。

    显示代码执行覆盖率的处理器芯片仿真器

    公开(公告)号:CN107807879A

    公开(公告)日:2018-03-16

    申请号:CN201710878473.5

    申请日:2017-09-26

    CPC classification number: G06F11/3652 G06F11/3612 G06F11/3664

    Abstract: 本发明公开了一种显示代码执行覆盖率的处理器芯片仿真器,包括:监控模块、处理器核和程序存储器,以及安装在用户电脑上的集成开发环境模块;当集成开发环境模块上的用户程序停止运行时,能通过调试通道向监控模块下发用户代码的目标地址和代码数据,监控模块也能向集成开发环境模块返回其内部存放的代码执行记录,返回完成后,自动清空其中的代码执行记录;集成开发环境模块能依据获得的代码执行记录中提供的已执行代码语句的地址信息计算并显示本次执行了哪些用户程序语句,并依据这些已执行语句占总代码的比率计算并显示出代码执行覆盖率。本发明能够记录并显示用户程序每次执行的代码执行覆盖情况。

    带有非易失性存储器的处理器芯片仿真器

    公开(公告)号:CN107577520A

    公开(公告)日:2018-01-12

    申请号:CN201710878454.2

    申请日:2017-09-26

    Abstract: 本发明公开了一种带有非易失性存储器的处理器芯片仿真器,监控模块通过写入通道向控制逻辑模块写入代码范围配置;控制逻辑模块依据其中的代码范围配置,如果接收到的写入操作目标地址在代码范围配置内,则控制逻辑模块是透明通道功能,功能和性能上相当于把与处理器核连接的第一标准数据/地址总线和与SRAM存储器连接的第二标准数据/地址总线直接对接连接;如果接收到的写入操作目标地址不在代码范围配置内,则控制逻辑模块能模拟等效非易失性存储器写入操作时序控制功能和性能,配合SRAM存储器一起等效产品芯片中非易失性存储器的写操作时序、功能和性能。本发明在保证仿真器功能、性能一致性的同时,简化了系统的实现和使用方式。

    带有非易失性存储器的处理器芯片仿真器

    公开(公告)号:CN107577520B

    公开(公告)日:2024-05-17

    申请号:CN201710878454.2

    申请日:2017-09-26

    Abstract: 本发明公开了一种带有非易失性存储器的处理器芯片仿真器,监控模块通过写入通道向控制逻辑模块写入代码范围配置;控制逻辑模块依据其中的代码范围配置,如果接收到的写入操作目标地址在代码范围配置内,则控制逻辑模块是透明通道功能,功能和性能上相当于把与处理器核连接的第一标准数据/地址总线和与SRAM存储器连接的第二标准数据/地址总线直接对接连接;如果接收到的写入操作目标地址不在代码范围配置内,则控制逻辑模块能模拟等效非易失性存储器写入操作时序控制功能和性能,配合SRAM存储器一起等效产品芯片中非易失性存储器的写操作时序、功能和性能。本发明在保证仿真器功能、性能一致性的同时,简化了系统的实现和使用方式。

    一种处理器芯片仿真器
    16.
    发明授权

    公开(公告)号:CN107544909B

    公开(公告)日:2024-05-17

    申请号:CN201710878328.7

    申请日:2017-09-26

    Abstract: 本发明公开了一种处理器芯片仿真器,包括:复位检测模块、管理模块、仿真芯片和XRAM存储器;管理模块内具有随机数发生器;仿真芯片通过标准数据/地址总线与XRAM存储器和管理模块连接;复位检测模块通过复位信号线与管理模块和仿真芯片连接;管理模块能检测出输入的复位信号从有效到无效的变化和从无效到有效的变化;在检测到复位信号从无效变成有效时,控制随机数发生器产生随机数,并向全XRAM存储器区域写入随机数。本发明能真实模拟重新上电后产品芯片XRAM模块变为随机数的功能,从用户代码调试和测试角度看,复位到XRAM数据变为随机数的耗时为零,性能也与产品芯片一致。

    终端间数据流量共享方法、系统、设备及介质

    公开(公告)号:CN117915495A

    公开(公告)日:2024-04-19

    申请号:CN202410064695.3

    申请日:2024-01-16

    Abstract: 本发明涉及一种终端间数据流量共享方法、系统、设备及介质,所述方法包括以下步骤:接收一数据流量共享开启手势;响应于所述数据流量共享开启手势,设立一共享校验动作;响应于所述共享校验动作,接收至少一个与所述共享校验动作相关联的第二终端所发出的流量共享请求;响应于所述流量共享请求,以第一通信方式与所述第二终端建立数据连接,实现流量共享;实时采集第一终端的状态数据,在所述状态数据低于设定阈值时,将所述第一通信方式切换为第二通信方式,所述第二通信方式的数据传输速率和耗电量均对应小于第一通信方式的数据传输速率和耗电量。与现有技术相比,本发明具有使用方便、降低能耗等优点。

    基于流量指纹的身份识别方法、系统、设备以及存储介质

    公开(公告)号:CN113762975A

    公开(公告)日:2021-12-07

    申请号:CN202110916546.1

    申请日:2021-08-11

    Abstract: 本发明公开了一种基于流量指纹的身份识别方法,其预先存储多个预存特征向量,每一预存特征向量与一用户身份ID相关联;提取一终端的流量数据;对所述流量数据进行数据采集形成一样本集合;对所述样本集合进行特征提取形成一当前特征向量;根据所述当前特征向量与所述终端的用户身份ID所对应的预存特征向量,识别终端身份是否合法。本发明公开了相应的身份识别系统、设备以及存储介质。本发明,可以基于终端的流量数据来识别终端的身份是否合法,能在不侵犯用户隐私的前提之下对终端的用户身份进行无感识别,以提供移动支付的安全性。

    基于5G技术云端服务的数据系统

    公开(公告)号:CN113037557A

    公开(公告)日:2021-06-25

    申请号:CN202110273932.3

    申请日:2021-03-15

    Abstract: 本发明公开了一种基于5G技术云端服务的数据系统,数据终端的自主配置模块预置有已知网络运营商的拨号参数列表;拨号参数列表包含网络运营商的网络拨号所需参数集合,该集合包括鉴权参数信息;数据终端开机上电后根据收到的网络系统下发的系统参数消息解析获得当前网络系统参数,根据网络系统参数确定当前网络系统的运营商,根据拨号参数列表搜索该网络运营商的鉴权参数信息;数据终端发起网络注册并完成锁网后进入待机状态后,如果发起拨号数据业务请求,则利用上述搜索到的网络运营商的鉴权参数信息,同网络侧建立连接,并进行全局鉴权和网络连接鉴权。本发明,数据终端在访问网络之初可以自适应网络运营商自动拨号自主完成网络连接。

    带有随机UID的处理器芯片仿真器

    公开(公告)号:CN107577608A

    公开(公告)日:2018-01-12

    申请号:CN201710878325.3

    申请日:2017-09-26

    Abstract: 本发明公开了一种带有随机UID的处理器芯片仿真器,包括:管理模块和仿真芯片;所述管理模块内具有随机数发生器,所述仿真芯片内具有处理器核和UID寄存器;所述UID寄存器通过一条寄存器读写通道与管理模块和处理器核相连接;每次仿真器上电,仿真器处于停止运行状态,仿真芯片内的处理器核不工作,不能读取UID寄存器,所述管理模块会产生一个随机的处理器芯片UID写入仿真芯片内的UID寄存器中,此次写入完成后,其它时候管理模块不会再写入。本发明能够简化系统实现结构,保证调试、测试的可靠性。

Patent Agency Ranking