用于管理无线通信网络的方法

    公开(公告)号:CN102131210A

    公开(公告)日:2011-07-20

    申请号:CN201010593045.6

    申请日:2010-12-14

    Abstract: 提供了一种用于管理无线通信网络的方法,该方法能够在形成网络的终端设备不能与该终端设备所属的网络的协调器通信时,在不扫描所有频率信道的情况下与新网络的协调器通信。所述用于管理无线通信网络的方法包括:使用与终端设备未执行与该终端设备所属的网络的协调器的数据通信的时隙中当前使用的信道不同的频率信道,由终端设备向另一网络的协调器发射信标请求分组;由终端设备接收响应于该信标请求分组从另一网络的协调器发射的信标;由终端设备存储包括在所接收到的信标中的用于另一网络的协调器的通信质量相关信息;以及当终端设备不能与该终端设备所属的网络的协调器通信时,通过参考所存储的通信质量相关信息,由终端设备确定将被请求关联的新协调器。

    双系统发射与接收装置
    13.
    发明公开

    公开(公告)号:CN101106446A

    公开(公告)日:2008-01-16

    申请号:CN200710130504.5

    申请日:2007-07-09

    CPC classification number: H04L27/001 H04B1/0483 H04B1/7163

    Abstract: 提供了一种双系统发射装置,包括:混沌信号发生器、带通滤波器、脉冲信号发生器、切换部件、放大器、以及信号发射单元。当由放大器放大的信号是混沌信号时,信号发射单元通过OOK(通断键控)模式调制经过放大的信号,以使该信号作为发射信号的载波被发射。当由放大器放大的信号是脉冲信号时,信号发射单元通过该信号以进行发射。同时提供了一种可用于使用混沌信号作为载波的接收信号和使用脉冲信号作为载波的接收信号的双系统接收装置,该双系统接收装置包括带通滤波器、放大器、第一解调器、第二解调器、以及切换部件。

    数字信号输入电路
    14.
    发明公开

    公开(公告)号:CN102111143A

    公开(公告)日:2011-06-29

    申请号:CN201010572448.2

    申请日:2010-11-30

    Abstract: 本发明提供了一种数字信号输入电路。根据本发明的方面的数字信号输入电路包括:第一电流限制单元,其限制输入信号的电流;第一切换单元,其在正向方向上被连接到第一电流限制单元的输出端子;第一光耦合器,其在正向方向上被连接在第一切换单元和接地之间并且将来自于第一切换单元的信号光学地耦合到输出端子;第二电流限制单元,其限制来自于输入连接器的输入信号的电流;第二切换单元,其在反向方向上被连接到第二电流限制单元的输出端子;以及第二光耦合器,其在反向方向上被连接在第二切换单元和接地之间并且将来自于第二切换单元的信号光学地耦合到输出端子。

    用于超宽频带通信系统的混沌信号发生器

    公开(公告)号:CN100562907C

    公开(公告)日:2009-11-25

    申请号:CN200610090221.8

    申请日:2006-07-04

    CPC classification number: H04B1/7174

    Abstract: 在混沌信号发生器中,第一信号发生器产生第一信号。第一信号包括具有预调第一频率的第一基波和第一基波的多个谐波。第二信号发生器产生第二信号。第二信号包括具有预调第二频率的第二基波和第二基波的多个谐波。此外,混频器将来自第一信号发生器的第一信号与来自第二信号发生器的第二信号混合,以产生具有第一和第二信号的和频率以及第一和第二信号的谐波的混沌信号。滤波器将预调频带的信号从来自混频器的混沌信号中滤出。

    用于使用EM仿真来补偿RFIC的性能退化的方法

    公开(公告)号:CN101187954A

    公开(公告)日:2008-05-28

    申请号:CN200710166493.6

    申请日:2007-11-20

    CPC classification number: G06F17/5068 G06F17/5036

    Abstract: 提供了一种用于使用EM仿真来补偿射频集成电路(RFIC)的性能退化的方法。该方法包括以下步骤:(a)提取RFIC的设计规范以设计和仿真电路;(b)设计所设计和仿真的电路的布局,并通过使用所设计的布局来提取布局参数;(c)简化布局并执行EM仿真以提取性能参数;(d)通过使用所提取的布局参数和性能参数来执行电路仿真,并判断电路仿真的结果是否满足RFIC的设计规范;(e)当判断电路仿真的结果满足RFIC的设计规范时,执行电路制造处理;以及(f)当判断电路仿真的结果不满足RFIC的设计规范时,部分地去除布局并执行EM仿真,从而分析并补偿性能退化区域。

Patent Agency Ranking