半双工通信系统和低压差分信令收发器

    公开(公告)号:CN100530990C

    公开(公告)日:2009-08-19

    申请号:CN200610094595.7

    申请日:2006-06-21

    Inventor: 金晋贤

    CPC classification number: H04L5/16 H04L25/0272 H04L25/028 H04L25/0284

    Abstract: 半双工通信系统可能包含一或多个低压差分信令半双工收发器。每个收发器可以包含:接收多个差分数据信号的多个输入端;输入驱动器,其通过输出端传送来自差分传输线的差分数据信号;以及输出驱动器,其通过差分传输线传送来自输入端的差分数据信号,并且通过非反转与反转传输线输出到第一与第二收发器中的一个。可以响应于输入端处以及输入驱动器输出端处的差分数据信号,传送差分数据信号。每个收发器都可以包含前置驱动器,该前置驱动器被配置来平移从输入端输入到其、并且从其提供给输出驱动器的差分数据信号的参考电压电平。

    使用多级加速的存储器设备、存储器设备的操作方法和包括该存储器设备的电子设备

    公开(公告)号:CN118689390A

    公开(公告)日:2024-09-24

    申请号:CN202410333633.8

    申请日:2024-03-22

    Inventor: 金晋贤

    Abstract: 提供了一种电子设备。电子设备包括:主机;存储器封装,包括多个存储器设备和第一加速器电路,该第一加速器电路被配置为从多个存储器设备接收第一数据,并且基于第一数据执行粗加速操作以获得第二数据;以及存储器控制器,包括第二加速器电路,该第二加速器电路被配置为从第一加速器电路接收第二数据,并且基于神经网络和第二数据执行精细加速操作以获得推断结果。

    执行并行运算处理的存储器设备和包括其的存储器模块

    公开(公告)号:CN109783410B

    公开(公告)日:2024-01-30

    申请号:CN201811000516.0

    申请日:2018-08-30

    Inventor: 金晋贤

    Abstract: 存储器模块包括:第一存储器设备,被配置为从硬件加速器接收数据和第一信息,通过执行使用该数据和第一信息的运算处理来生成运算结果,以及通过与至少一个其他存储器设备通信的接口输出运算结果;和第二存储器设备,被配置为通过该接口从第一存储器设备接收运算结果而不使用硬件加速器,并存储运算结果。

    高带宽存储器系统以及逻辑管芯

    公开(公告)号:CN109388595B

    公开(公告)日:2023-12-01

    申请号:CN201810903592.6

    申请日:2018-08-09

    Abstract: 本发明公开一种高带宽存储器系统以及一种逻辑管芯。所述高带宽存储器系统包括:主机,其包括中央处理单元、图形处理单元、专用集成电路或现场可编程门阵列中的至少一个;以及包括一个配置在另一个上方的多个高带宽存储器模块及配置在多个高带宽存储器模块下方的逻辑管芯的高带宽存储器堆叠。逻辑管芯配置成从主机卸载处理操作。本发明公开一种在高带宽存储器的逻辑管芯中提供特定计算能力的系统架构,以及支持硬件及软件架构、逻辑管芯微架构以及存储器接口信令选项。提供使用高带宽存储器堆叠下方的逻辑管芯的存储器内处理能力的各种新方法。另外,本发明公开各种新的信令协议以使用高带宽存储器接口。还描述逻辑管芯微架构及支持系统框架。

    执行并行运算处理的存储器设备和包括其的存储器模块

    公开(公告)号:CN109783410A

    公开(公告)日:2019-05-21

    申请号:CN201811000516.0

    申请日:2018-08-30

    Inventor: 金晋贤

    Abstract: 存储器模块包括:第一存储器设备,被配置为从硬件加速器接收数据和第一信息,通过执行使用该数据和第一信息的运算处理来生成运算结果,以及通过与至少一个其他存储器设备通信的接口输出运算结果;和第二存储器设备,被配置为通过该接口从第一存储器设备接收运算结果而不使用硬件加速器,并存储运算结果。

    高带宽存储器系统以及逻辑管芯

    公开(公告)号:CN109388595A

    公开(公告)日:2019-02-26

    申请号:CN201810903592.6

    申请日:2018-08-09

    Abstract: 本发明公开一种高带宽存储器系统以及一种逻辑管芯。所述高带宽存储器系统包括:主机,其包括中央处理单元、图形处理单元、专用集成电路或现场可编程门阵列中的至少一个;以及包括一个配置在另一个上方的多个高带宽存储器模块及配置在多个高带宽存储器模块下方的逻辑管芯的高带宽存储器堆叠。逻辑管芯配置成从主机卸载处理操作。本发明公开一种在高带宽存储器的逻辑管芯中提供特定计算能力的系统架构,以及支持硬件及软件架构、逻辑管芯微架构以及存储器接口信令选项。提供使用高带宽存储器堆叠下方的逻辑管芯的存储器内处理能力的各种新方法。另外,本发明公开各种新的信令协议以使用高带宽存储器接口。还描述逻辑管芯微架构及支持系统框架。

    输入缓冲器和包括该输入缓冲器的半导体装置

    公开(公告)号:CN1630191A

    公开(公告)日:2005-06-22

    申请号:CN200410102156.7

    申请日:2004-12-20

    Inventor: 金晋贤

    CPC classification number: H03K19/018585

    Abstract: 一种输入缓冲器,包括根据至少一个输入信号的信号类型产生第一控制信号的控制电路。该输入缓冲器还包括接收器,从至少一个输入信号和第一控制信号产生至少一个预定信号类型的输出信号。因此,对于使用了多个所述输入缓冲器的半导体装置,消除了与半导体装置通信的应用电路的接口电路,从而使功率消耗和布局区域最小化。

    支持补偿显示器的屏幕移动的电子设备

    公开(公告)号:CN214847678U

    公开(公告)日:2021-11-23

    申请号:CN202120378483.4

    申请日:2020-06-08

    Abstract: 提供了一种电子设备。该电子设备包括:显示器;和至少一个处理器,操作地连接到显示器,其中,至少一个处理器被配置为:接收与在显示器上输出的屏幕的移动相关联的用户输入,检测对应于与屏幕移动相关联的用户输入的屏幕移动速度,其中,至少一个处理器还被配置为:将屏幕倾斜补偿量应用于屏幕,在屏幕移动速度的第一范围中根据屏幕移动速度的改变量确定屏幕倾斜补偿量,在屏幕移动速度的第二范围中,与屏幕移动速度的改变无关地维持屏幕倾斜补偿量,以及在屏幕移动速度的第三范围中,输出屏幕而不应用屏幕倾斜补偿。

    支持补偿显示器的屏幕移动的电子设备

    公开(公告)号:CN212675896U

    公开(公告)日:2021-03-09

    申请号:CN202021037805.0

    申请日:2020-06-08

    Abstract: 提供了一种支持补偿显示器的屏幕移动的电子设备。该电子设备包括:显示器,用于输出屏幕;和处理器,操作地连接到显示器。处理器被配置为:接收与在显示器上输出的屏幕的移动相关联的用户输入,检测对应于与屏幕移动相关联的用户输入的屏幕移动速度,当屏幕移动速度包括在第一区间中时,基于屏幕移动速度确定与屏幕移动相对应的屏幕倾斜补偿量,以及当屏幕移动速度包括在比第一区间快的第二区间中时,基于屏幕移动速度保持屏幕倾斜补偿量恒定。

Patent Agency Ranking