-
公开(公告)号:CN1150663A
公开(公告)日:1997-05-28
申请号:CN95118348.6
申请日:1995-11-20
Applicant: 精工爱普生株式会社
Inventor: 竹内启佐敏
Abstract: 从PLL电路3输出的运行时钟信号CPCK的频率由存贮在分划因子存贮器2和12中的分划因子N和M所确定。电压控制信号CPS被输入到PLL电路3的压控振荡器以及线电压控制电路9中。线电压控制电路9响应电压控制信号LPS,控制提供给包括CPU1在内的其它电路的线电压E。由于运行时钟信号CPCK的频率与线电压E的电平都依赖于电压控制信号LPS的电平,因此能够同时获得高效化的电能消耗与适当的运行速度。