-
公开(公告)号:CN105183403B
公开(公告)日:2018-02-23
申请号:CN201510603245.8
申请日:2015-09-21
Applicant: 西安电子科技大学
IPC: G06F3/12
Abstract: 本发明公开了一种基于CUPS架构的打印管控方法,其包括的步骤为:1.设计并安装基于CUPS架构的虚拟打印机驱动。2.通过CUPS控制对虚拟打印机和物理打印机的访问。3.配置不同用户可以使用的物理打印机。4.监控用户打印操作。5.用户选择物理打印机。6.生成打印记录。7.存储打印内容并嵌入用户信息。8.通过物理打印机输出打印内容。9.完善打印记录。本发明适用于所有使用CUPS架构的操作系统,包括Unix系统、Linux操作系统、国产操作系统以及Mac系统。通过对物理打印机的访问控制实现了打印管理并通过对打印内容的处理和存储为后续的文档来源追踪和审计提供基础数据。
-
公开(公告)号:CN106597920A
公开(公告)日:2017-04-26
申请号:CN201611008253.9
申请日:2016-11-16
Applicant: 西安电子科技大学
IPC: G05B19/042
CPC classification number: Y02P90/265 , G05B19/0426 , G05B2219/23219
Abstract: 本发明公开了一种基于NIOS嵌入式处理器控制HPI接口的控制系统,设置有:NIOS嵌入式处理器,HPI控制逻辑模块,应用根据提供的HPI的时序要求,使用状态机实现流程的控制;HPI接口,是连接到主机并与主机进行通信的并行接口;用于实现对DSP芯片与其他总线或者CPU进行通信和数据交换;主机或其他主控芯片通过HPI接口实现与DSP芯片的片内存储器进行数据或者信息的交换。本发明实现对HPI简便的控制;可以实现灵活的HPI控制,通过简单的控制函数即可实现对HPI方便的控制,并提供较大数据的缓存作用;可以大大简化了对HPI接口设备的控制,加快产品开发周期,简化设计流程。
-
公开(公告)号:CN106383579A
公开(公告)日:2017-02-08
申请号:CN201610824475.1
申请日:2016-09-14
Applicant: 西安电子科技大学
IPC: G06F3/01
CPC classification number: G06F3/015 , G06F3/014 , G06F3/017 , G06F2203/011
Abstract: 本发明公开了一种基于EMG和FSR的精细手势识别系统及方法,设置有手套和MYO臂环;MYO臂环内置肌电信号传感器;手套固定有FSR传感器;数据采集系统包括对肌电传感器的采集和对FSR传感器的采集;采集的肌电信号通过蓝牙发送至计算机,采集的压力信号通过串口发送至计算机。本发明将肌电信号和压力信号结合,完成对21种自定义精细手势动作的识别,克服了单一信号自身的限制;将FSR传感器固定在手套里,做成可穿戴设备,和MYO臂环结合起来,形成可穿戴设备,操作简单,使得人机交互更加自然和人性化,并且克服了自然环境限制;FSR传感器放置在手背上,采集手指运动时的手背压力分布,对手指的运动检测有较好的识别率。
-
公开(公告)号:CN105183403A
公开(公告)日:2015-12-23
申请号:CN201510603245.8
申请日:2015-09-21
Applicant: 西安电子科技大学
IPC: G06F3/12
Abstract: 本发明公开了一种基于CUPS架构的打印管控方法,其包括的步骤为:1.设计并安装基于CUPS架构的虚拟打印机驱动。2.通过CUPS控制对虚拟打印机和物理打印机的访问。3.配置不同用户可以使用的物理打印机。4.监控用户打印操作。5.用户选择物理打印机。6.生成打印记录。7.存储打印内容并嵌入用户信息。8.通过物理打印机输出打印内容。9.完善打印记录。本发明适用于所有使用CUPS架构的操作系统,包括Unix系统、Linux操作系统、国产操作系统以及Mac系统。通过对物理打印机的访问控制实现了打印管理并通过对打印内容的处理和存储为后续的文档来源追踪和审计提供基础数据。
-
公开(公告)号:CN106597920B
公开(公告)日:2019-07-26
申请号:CN201611008253.9
申请日:2016-11-16
Applicant: 西安电子科技大学
IPC: G05B19/042
CPC classification number: Y02P90/265
Abstract: 本发明公开了一种基于NIOS嵌入式处理器控制HPI接口的控制系统,设置有:NIOS嵌入式处理器,HPI控制逻辑模块,应用根据提供的HPI的时序要求,使用状态机实现流程的控制;HPI接口,是连接到主机并与主机进行通信的并行接口;用于实现对DSP芯片与其他总线或者CPU进行通信和数据交换;主机或其他主控芯片通过HPI接口实现与DSP芯片的片内存储器进行数据或者信息的交换。本发明实现对HPI简便的控制;可以实现灵活的HPI控制,通过简单的控制函数即可实现对HPI方便的控制,并提供较大数据的缓存作用;可以大大简化了对HPI接口设备的控制,加快产品开发周期,简化设计流程。
-
公开(公告)号:CN106680697A
公开(公告)日:2017-05-17
申请号:CN201611124663.X
申请日:2016-12-08
Applicant: 西安电子科技大学
IPC: G01R31/317
CPC classification number: G01R31/317
Abstract: 本发明公开了一种数字信号处理器试验检测装置,包括:基于FPGA的硬件控制模块,用于控制整个试验检测装置的工作流程,处理相关的数据,控制加载DSP测试程序,对测试结果进行存储或显示,实现与上位机的通信;待测DSP芯片硬件模块,用于为待测DSP芯片提供能够使其正常工作时所需的硬件外围电路设计,对DSP芯片进行测试与操作;底板硬件系统,用于提供在对待测DSP芯片进行电参数和功能模块测试时所需的全部硬件电路以及各种接口电路,连接基于FPGA的硬件控制模块和待测DSP芯片硬件模块,为检测装置提供正常工作时所需的各路供电电压。本发明的测试成本低,测试周期短,准确度高。
-
-
-
-
-