-
公开(公告)号:CN100550102C
公开(公告)日:2009-10-14
申请号:CN200610172385.5
申请日:2006-11-14
Applicant: 索尼株式会社
IPC: G09G3/30 , G09G3/32 , G09G3/20 , H05B33/18 , H05B33/14 , H05B37/02 , H01L27/32 , H01L51/50 , G09F9/33
Abstract: 一种包括像素阵列单元、扫描器单元和信号单元的显示设备。像素阵列单元具有排列形成矩阵的像素,并且每个像素都设置在沿所述矩阵行方向定向的第一和第二扫描线与沿所述矩阵列方向定向的信号线的交叉处。信号单元提供视频信号到信号线。扫描器单元通过分别提供第一和第二控制信号到第一和第二扫描线来顺序扫描矩阵行单元内的所述像素。
-
公开(公告)号:CN100514414C
公开(公告)日:2009-07-15
申请号:CN200580010119.6
申请日:2005-03-16
Applicant: 索尼株式会社
Inventor: 泉岳
CPC classification number: G09G3/2007 , G09G2320/0261 , G09G2320/0276
Abstract: 一种达到高显示质量的显示面板被实现。驱动具有作为最小显示单元的呈矩阵排列的子像素的显示区域的显示面板的驱动电路包括一组被配置用来将与子像素相对应的信号线数据各自转换成模拟值的数/模转换电路。该驱动电路还包括被配置用来将灰度基准电压施加到各自对应的颜色的数/模转换电路组的布线线路图案。该驱动电路还包括抽样保持电路,被配置用来在显示区域的非发光周期的一段时间内进行抽样保持与单个颜色相对应的灰度基准电压,并在显示区域的发光周期内将灰度基准电压施加到相应的布线线路图案。
-
公开(公告)号:CN1975845A
公开(公告)日:2007-06-06
申请号:CN200610172385.5
申请日:2006-11-14
Applicant: 索尼株式会社
IPC: G09G3/30 , G09G3/32 , G09G3/20 , H05B33/18 , H05B33/14 , H05B37/02 , H01L27/32 , H01L51/50 , G09F9/33
Abstract: 一种包括像素阵列单元、扫描器单元和信号单元的显示设备。像素阵列单元具有排列形成矩阵的像素,并且每个像素都设置在沿所述矩阵行方向定向的第一和第二扫描线与沿所述矩阵列方向定向的信号线的交叉处。信号单元提供视频信号到信号线。扫描器单元通过分别提供第一和第二控制信号到第一和第二扫描线来顺序扫描矩阵行单元内的所述像素。
-
公开(公告)号:CN1938743A
公开(公告)日:2007-03-28
申请号:CN200580010119.6
申请日:2005-03-16
Applicant: 索尼株式会社
Inventor: 泉岳
CPC classification number: G09G3/2007 , G09G2320/0261 , G09G2320/0276
Abstract: 一种达到高显示质量的显示面板被实现。驱动具有作为最小显示单元的呈矩阵排列的子像素的显示区域的显示面板的驱动电路包括一组被配置用来将与子像素相对应的信号线数据各自转换成模拟值的数/模转换电路。该驱动电路还包括被配置用来将灰度基准电压施加到各自对应的颜色的数/模转换电路组的布线线路图案。该驱动电路还包括抽样保持电路,被配置用来在显示区域的非发光周期的一段时间内进行抽样保持与单个颜色相对应的灰度基准电压,并在显示区域的发光周期内将灰度基准电压施加到相应的布线线路图案。
-
-
-