存储器诊断电路
    1.
    发明授权

    公开(公告)号:CN106716387B

    公开(公告)日:2020-03-10

    申请号:CN201580049387.2

    申请日:2015-09-14

    Abstract: 一种存储器诊断电路,具备:错误检测纠正电路(3),针对从存储器(2,11)中读取的数据进行N比特以上的错误检测以及(N‑1)比特以下的错误纠正,其中,N为2以上的自然数;第一数据缓存器(5),保存上述错误检测纠正电路进行错误纠正后的上述数据;第二数据缓存器(6),直接保存上述数据;比较器(7),比较上述第一以及第二数据缓存器中分别保存的数据值;以及错误检测纠正监视电路(8,9)。上述错误检测纠正监视电路基于上述比较器的比较结果将上述第一数据缓存器中所保存的数据值设为有效。此外,上述错误检测纠正监视电路将上述第一数据缓存器中所保存的数据值设为无效,并输出异常信号。

    存储器诊断电路
    2.
    发明公开

    公开(公告)号:CN106716387A

    公开(公告)日:2017-05-24

    申请号:CN201580049387.2

    申请日:2015-09-14

    Abstract: 一种存储器诊断电路,具备:错误检测纠正电路(3),针对从存储器(2,11)中读取的数据进行N比特以上的错误检测以及(N‑1)比特以下的错误纠正,其中,N为2以上的自然数;第一数据缓存器(5),保存上述错误检测纠正电路进行错误纠正后的上述数据;第二数据缓存器(6),直接保存上述数据;比较器(7),比较上述第一以及第二数据缓存器中分别保存的数据值;以及错误检测纠正监视电路(8,9)。上述错误检测纠正监视电路基于上述比较器的比较结果将上述第一数据缓存器中所保存的数据值设为有效。此外,上述错误检测纠正监视电路将上述第一数据缓存器中所保存的数据值设为无效,并输出异常信号。

    同步信号检测装置
    3.
    发明公开

    公开(公告)号:CN102170347A

    公开(公告)日:2011-08-31

    申请号:CN201110085765.6

    申请日:2011-02-22

    CPC classification number: H04L12/403 H04L7/046

    Abstract: 一种同步信号检测装置包括临时同步信号检测器(7)和最终同步信号检测器(8)。同步信号的头部具有第一电平的至少M个连续比特,其中M是大于2的N次幂的整数,并且N是正整数。同步信号具有以第二电平开始的交替比特。当在接收交替比特之前接收到第一电平的2的N次幂个连续比特时,临时同步信号检测器(7)检测到作为临时同步信号的第一电平的2的N次幂个连续比特。当接收到第一电平的至少M个连续比特时,最终同步信号检测器(8)确定检测到的临时同步信号是头部。

    同步信号检测装置
    4.
    发明授权

    公开(公告)号:CN102170347B

    公开(公告)日:2015-11-25

    申请号:CN201110085765.6

    申请日:2011-02-22

    CPC classification number: H04L12/403 H04L7/046

    Abstract: 一种同步信号检测装置包括临时同步信号检测器(7)和最终同步信号检测器(8)。同步信号的头部具有第一电平的至少M个连续比特,其中M是大于2的N次幂的整数,并且N是正整数。同步信号具有以第二电平开始的交替比特。当在接收交替比特之前接收到第一电平的2的N次幂个连续比特时,临时同步信号检测器(7)检测到作为临时同步信号的第一电平的2的N次幂个连续比特。当接收到第一电平的至少M个连续比特时,最终同步信号检测器(8)确定检测到的临时同步信号是头部。

    通信从属设备和通信网络系统

    公开(公告)号:CN102136979B

    公开(公告)日:2014-01-29

    申请号:CN201110006337.X

    申请日:2011-01-05

    CPC classification number: H04L12/403 H04L29/12254 H04L61/2038

    Abstract: 在一种其中主设备(1,31)和多个通信从属设备(2a-2d,21a-21d,32a-32d)通过高电势侧总线(3H)和低电势侧总线(3L)以菊花链的方式耦合的通信网络系统中,通信从属设备(2a-2d,21a-21d,32a-32d)中的每个包括控制电路(10a-10d,25a-25d,34a-34d)、电阻元件(11a-11d)以及电势差检测单元(12a-12d,35a-35d)。控制电路(10a-10d,25a-25d,34a-34d)控制与主设备间的通信。电阻元件(11a-11d)在位于控制电路(10a-10d,25a-25d,34a-34d)与高电势侧总线(3H)的相耦合的点的下游的部分处,插入到高电势侧总线(3H)中。电势差检测单元(12a-12d,35a-35d)检测电阻元件(11a-11d)的上游端子和低电势侧总线(3L)之间的电势差。控制电路(10a-10d,25a-25d,34a-34d)根据电势差检测单元(12a-12d,35a-35d)所检测到的电势差,设置用于与主设备(1,31)进行通信的ID值。

    通信从属设备和通信网络系统

    公开(公告)号:CN102136979A

    公开(公告)日:2011-07-27

    申请号:CN201110006337.X

    申请日:2011-01-05

    CPC classification number: H04L12/403 H04L29/12254 H04L61/2038

    Abstract: 在一种其中主设备(1,31)和多个通信从属设备(2a-2d,21a-21d,32a-32d)通过高电势侧总线(3H)和低电势侧总线(3L)以菊花链的方式耦合的通信网络系统中,通信从属设备(2a-2d,21a-21d,32a-32d)中的每个包括控制电路(10a-10d,25a-25d,34a-34d)、电阻元件(11a-11d)以及电势差检测单元(12a-12d,35a-35d)。控制电路(10a-10d,25a-25d,34a-34d)控制与主设备间的通信。电阻元件(11a-11d)在位于控制电路(10a-10d,25a-25d,34a-34d)与高电势侧总线(3H)的相耦合的点的下游的部分处,插入到高电势侧总线(3H)中。电势差检测单元(12a-12d,35a-35d)检测电阻元件(11a-11d)的上游端子和低电势侧总线(3L)之间的电势差。控制电路(10a-10d,25a-25d,34a-34d)根据电势差检测单元(12a-12d,35a-35d)所检测到的电势差,设置用于与主设备(1,31)进行通信的ID值。

    CR振荡电路
    7.
    发明授权

    公开(公告)号:CN104054262B

    公开(公告)日:2016-10-05

    申请号:CN201280064970.7

    申请日:2012-12-11

    Inventor: 松尾一心

    CPC classification number: H03L7/00 H03B1/00 H03K3/0231 H03L1/026

    Abstract: 在一种CR振荡电路中,形成串联电路(1,1a,12)的电阻元件(R1,R1x,R2,R2a,R2x,R3,R3x)包括具有大电阻温度系数的第一电阻元件(R1,R2x,R3)以及具有比第一电阻元件(R1,R2x,R3)小的电阻温度系数的第二电阻元件(R1x,R2,R2a,R3x)。电容器(C1)和振荡电阻元件(R4)中的至少一个是可调整的。在所述比较器(4)的输出信号处于高电平时,连接于串联电路(1,1a,12)和比较器(4)的非反相输入端子之间的第一开关电路(2)被导通,并且在所述输出信号处在低电平时,则第二开关电路(3)被导通。

    CR振荡电路
    8.
    发明公开

    公开(公告)号:CN104054262A

    公开(公告)日:2014-09-17

    申请号:CN201280064970.7

    申请日:2012-12-11

    Inventor: 松尾一心

    CPC classification number: H03L7/00 H03B1/00 H03K3/0231 H03L1/026

    Abstract: 在一种CR振荡电路中,形成串联电路的电阻元件包括具有显著电阻温度系数的第一电阻元件以及具有比第一电阻元件小的电阻温度系数的第二电阻元件。用于振荡的电容器和/或电阻元件是可微调的。如果所述比较器的输出信号指示高电平,则连接于串联电路和比较器的非反相输入端子之间的第一开关电路导通,并且如果所述输出信号处在低电平,则第二开关电路导通。

Patent Agency Ranking