提高控制装置控制信号可靠性的方法和系统

    公开(公告)号:CN118938743A

    公开(公告)日:2024-11-12

    申请号:CN202411006765.6

    申请日:2024-07-25

    Abstract: 本发明涉及工业自动化控制技术领域,提供一种提高控制装置控制信号可靠性的方法和系统,方法包括:每个控制单元进行自检计算,在高速总线发出各自的自检结果报文;每个控制单元通过互检总线互相发送互检报文,并进行互检计算,在高速总线发出各自对其他控制单元的互检结果报文;每个处理单元接收所有控制通信报文、所有自检结果报文和所有互检结果报文,每个处理单元根据控制通信报文、自检结果报文和互检结果报文判断各控制单元和各控制单元发出的控制通信报文是否正常和有效,然后从有效控制通信报文中提取控制信号,并判断控制信号是否有效,若有效,则以对应的控制信号状态控制对应的控制信号。本发明能够有效提高控制装置的可靠性和连续性。

    具有双备份程序的保护控制装置及其启动方法

    公开(公告)号:CN116909810A

    公开(公告)日:2023-10-20

    申请号:CN202310790817.2

    申请日:2023-06-30

    Abstract: 本发明涉及电力保护控制技术领域,提供一种具有双备份程序的保护控制装置及其启动方法,其中装置包括主存储器,其中存储一级引导程序;从存储器;主CPU芯片,其内置CPU内置程序,用于加载并运行所述一级引导程序;所述一级引导程序加载运行所述主存储器或者所述从存储器中存储的程序,并校验各程序否完整以及是否适应当前应用场景,若是,则启动运行装置系统。本发明的保护控制装置,能够实现程序的双备份,加载程序时主动验证程序是否完整及适应当前需求,并在主程序被破坏的情况下,通过另一个程序备份修复主程序,从而保障了电力保护控制装置的可靠性。

    一种高可靠性的继电保护装置采样系统和方法

    公开(公告)号:CN116643081A

    公开(公告)日:2023-08-25

    申请号:CN202310589188.7

    申请日:2023-05-23

    Abstract: 本发明公开了一种高可靠性的继电保护装置采样系统和方法,包括:目标继电保护装置的交流模件输出的模拟量采样信号转换为相同的两份信号,通过多个运算放大器分别输出到不同的模数转换模块,得到主采信号和复采信号;FPGA芯片,用于对主采信号和复采信号分别执行独立的插值及检错逻辑,并按照私有规约格式组织成为采样值报文;中央处理器模块,用于对采样值报文进行处理操作,并建立异常处理机制,实时监视继电保护装置采样系统的元器件工况及软硬件自检结果。本发明缓解了现有技术中存在的因单粒子翻转效应等元器件异常工作状态导致的继电保护装置采样数据出错、造成继电保护装置不正确动作的技术问题。

    基于多核处理器的继电保护程序在线升级的装置及方法

    公开(公告)号:CN116578326A

    公开(公告)日:2023-08-11

    申请号:CN202310585797.5

    申请日:2023-05-23

    Abstract: 本发明提出一种基于多核处理器的继电保护程序在线升级的装置及方法。本发明将处理器多个核心分为接口交互核、应用程序核和热备份冗余核。当某个应用程序升级时,将相关应用程序下载至热备份冗余核,并完成该核心的复位和功能自检,与运行的应用程序核形成双冗余或门运行模式,再退出原应用程序核功能并设置为热备份冗余核。与现有技术相比,在装置应用程序升级的全过程中,电力设备的保护控制功能全程在线,无需相关一、二次设备退出运行,也不会造成一次设备无保护运行状态,保障了电网安全稳定运行和供电可靠性。

    正弦波频率测量计算方法、系统、存储介质及计算设备

    公开(公告)号:CN115792374A

    公开(公告)日:2023-03-14

    申请号:CN202211291912.X

    申请日:2022-10-20

    Abstract: 本发明公开了一种电力系统继电保护技术领域的正弦波频率测量计算方法、系统、存储介质及计算设备,旨在解决现有技术中在测量正弦波频率时计算精度低、计算量大的问题。其包括按照固定采样周期,采集正弦波形的瞬时值,形成瞬时值离散序列表;选取瞬时值离散序列表中位于两个相邻同方向过零点附近的瞬时值序列;根据两段瞬时值序列以及固定采样周期,计算两过零点的相隔时间;根据两过零点的相隔时间,计算正弦波形的频率。本发明能够使用过零点附近的采样值来预测过零点时刻,以此可解决采样点不是过零点所带来的测量误差,从而在较低采样率条件下实现高精度的频率计算,有效减少计算量,提高运行效率。

    一种可纠错且防数据丢失的FLASH冗余文件系统

    公开(公告)号:CN115658379A

    公开(公告)日:2023-01-31

    申请号:CN202211388327.1

    申请日:2022-11-08

    Abstract: 本发明涉及一种可纠错且防数据丢失的FLASH冗余文件系统,输入FLASH模块,所述输入FLASH模块用于接收CPU发送的FLASH控制命令,并进行加载FLASH业务插件;数据保存模块,所述数据保存模块用于对数据进行区分以及命令数据的保存核对;读取模块,所述读取模块用于读取FLASH文件,并对FLASH文件进行解析;执行模块,所述执行模块用于对FLASH控制命令进行执行;数据纠错模块,用于对读取模块中读取的FLASH文件进行数据纠错。本发明的有益效果是:该一种可纠错且防数据丢失的FLASH冗余文件系统在运行的过程中可以防止FLASH文件的丢失,使FLASH冗余文件系统运行的更加稳定,在运行数据发生错误的时候,该系统可以进行及时的纠错。

    一种基于预制GOOSE数据集的整定方法

    公开(公告)号:CN113377452B

    公开(公告)日:2022-09-09

    申请号:CN202110648070.8

    申请日:2021-06-10

    Abstract: 本发明公开了一种基于预制GOOSE数据集的整定方法,包括:各个IDE装置在其ICD文件中将预制的GOOSE发送数据集按照虚端子配置成不同的GOOSE发送控制块,其中每个GOOSE发送控制块都利用对应的APPID唯一标识;根据各个IDE装置的ICD文件制作全站系统配置文件SCD,SCD包括IED的GOOSE发送控制块信息和GOOSE发送控制块的APPID,以及GOOSE接收控制块信息和GOOSE接收控制块的APPID,APPID为GOOSE发送方和接收方的唯一匹配标识;IED装置下载并解析根据SCD文件导出的CCD文件;若重新修改装置间的连接方式,则IED装置在本端分别整定GOOSE发送控制块的APPID和GOOSE接收控制块的APPID。本发明配置方法无需修改全站系统配置文件SCD,IED装置也无需重新下载CCD文件,极大的降低了调试带来的安全风险。

    一种开入信号抗干扰电路及方法
    10.
    发明公开

    公开(公告)号:CN114999556A

    公开(公告)日:2022-09-02

    申请号:CN202210679845.2

    申请日:2022-06-16

    Abstract: 本发明公开了一种开入信号抗干扰电路及方法,所述电路包括第一电阻、稳压二极管、光电耦合器和移位寄存器,其中,第一电阻的一端连接开入正端,第一电阻的另一端连接稳压二极管的负极,稳压二极管的正极连接光电耦合器的1引脚,光电耦合器的2引脚连接开入负端,光电耦合器的3引脚分别连接移位寄存器的A、B端,光电耦合器的4引脚接地,移位寄存器的输出端连接上位机。所述方法包括:根据开入信号消抖需求,利用时钟产生电路生成频率固定的时钟信号;基于时钟信号,利用移位寄存器对开入信号进行滤波处理,得到消抖后的开入信号。本发明能够通过硬件实现开入信号的消抖,减轻了系统复杂度和成本,提高系统可靠性。

Patent Agency Ranking