-
公开(公告)号:CN100534153C
公开(公告)日:2009-08-26
申请号:CN200710091484.5
申请日:2007-03-30
Applicant: 佳能株式会社
CPC classification number: H04N9/045 , H04N5/3456 , H04N5/347 , H04N5/378
Abstract: 一种图像传感器具有被排列为形成多个列的多个像素。传感器包括基于从各个列的像素供给的信号产生像素信号的多个读出电路、多个输出通道、多个列选择开关、和控制多个列选择开关的控制电路。在全像素读出模式下,控制电路控制多个列选择开关,以像素的空间次序将目标读出像素的像素信号输出到基于选择规则选择的输出通道。在稀疏读出模式下,控制电路控制多个列选择开关,以区域的空间次序将目标读出区域的稀疏输出像素信号输出到基于与所述选择规则相同的规则选择的输出通道。
-
公开(公告)号:CN109587454A
公开(公告)日:2019-04-05
申请号:CN201811117284.7
申请日:2018-09-26
Applicant: 佳能株式会社
IPC: H04N9/04 , H04N5/378 , H04N5/3745
CPC classification number: H04N5/37455 , B60Q9/008 , G05D1/0231 , H04N5/378 , H04N9/0455 , H04N9/045
Abstract: 本公开涉及成像装置、成像系统、移动物体和电路芯片。提供了一种成像装置,该成像装置被配置为使得多个第一像素连接到第一AD转换单元,多个第二像素连接到第二AD转换单元,由此,该成像装置在像素与AD转换单元之间具有有益的连接关系。
-
-
公开(公告)号:CN100542224C
公开(公告)日:2009-09-16
申请号:CN200710089818.5
申请日:2007-03-30
Applicant: 佳能株式会社
CPC classification number: H04N5/23245 , H04N5/347 , H04N5/378
Abstract: 图像传感器包括多个运算电路。运算电路处理从包括在读出区域中的一组像素读出的像素信号,从而按照稀疏读出模式产生像素信号。多个列选择开关被排列在多个运算电路的输出端和多个输出通道之间。控制电路控制多个列选择开关,使得其数目与多个输出通道的数目相同的像素信号按照稀疏读出模式被并行输出给多个输出通道。从在稀疏读出模式下使用的列选择开关中的对应一个列选择开关来看包括在多个运算电路中的对应一个运算电路中的各电路构造彼此相同。
-
公开(公告)号:CN101047798A
公开(公告)日:2007-10-03
申请号:CN200710091484.5
申请日:2007-03-30
Applicant: 佳能株式会社
CPC classification number: H04N9/045 , H04N5/3456 , H04N5/347 , H04N5/378
Abstract: 一种图像传感器具有被排列为形成多个列的多个像素。传感器包括基于从各个列的像素供给的信号产生像素信号的多个读出电路、多个输出通道、多个列选择开关、和控制多个列选择开关的控制电路。在全像素读出模式下,控制电路控制多个列选择开关,以像素的空间次序将目标读出像素的像素信号输出到基于选择规则选择的输出通道。在稀疏读出模式下,控制电路控制多个列选择开关,以区域的空间次序将目标读出区域的稀疏输出像素信号输出到基于与所述选择规则相同的规则选择的输出通道。
-
公开(公告)号:CN101047797A
公开(公告)日:2007-10-03
申请号:CN200710089818.5
申请日:2007-03-30
Applicant: 佳能株式会社
CPC classification number: H04N5/23245 , H04N5/347 , H04N5/378
Abstract: 图像传感器包括多个运算电路。运算电路处理从包括在读出区域中的一组像素读出的像素信号,从而按照稀疏读出模式产生像素信号。多个列选择开关被排列在多个运算电路的输出端和多个输出通道之间。控制电路控制多个列选择开关,使得其数目与多个输出通道的数目相同的像素信号按照稀疏读出模式被并行输出给多个输出通道。从在稀疏读出模式下使用的列选择开关中的对应一个列选择开关来看包括在多个运算电路中的对应一个运算电路中的各电路构造彼此相同。
-
-
-
-
-