-
公开(公告)号:CN104700894B
公开(公告)日:2019-08-16
申请号:CN201410741977.9
申请日:2014-12-05
Applicant: 三星电子株式会社
IPC: G11C16/06
CPC classification number: G06F3/0625 , G06F3/0659 , G06F3/0679 , Y02D10/154
Abstract: 本发明公开了存储卡和与存储卡通信的接口电路。该存储卡包括:第一信号端子,其被配置为输出第一信号;第二信号端子,其被配置为输出第二信号,第一信号与第二信号彼此互补;以及控制器,其被配置为在电力被供应至存储卡之后链路连接被执行之前驱动第一信号端子和第二信号端子以具有负状态。当第一信号的电平大于第二信号的电平时,第一信号端子和第二信号端子处于正状态,而当第一信号的电平小于第二信号的电平时,第一信号端子和第二信号端子处于所述负状态。
-
公开(公告)号:CN104700894A
公开(公告)日:2015-06-10
申请号:CN201410741977.9
申请日:2014-12-05
Applicant: 三星电子株式会社
IPC: G11C16/06
CPC classification number: G06F3/0625 , G06F3/0659 , G06F3/0679 , Y02D10/154
Abstract: 本发明公开了存储卡和与存储卡通信的接口电路。该存储卡包括:第一信号端子,其被配置为输出第一信号;第二信号端子,其被配置为输出第二信号,第一信号与第二信号彼此互补;以及控制器,其被配置为在电力被供应至存储卡之后链路连接被执行之前驱动第一信号端子和第二信号端子以具有负状态。当第一信号的电平大于第二信号的电平时,第一信号端子和第二信号端子处于正状态,而当第一信号的电平小于第二信号的电平时,第一信号端子和第二信号端子处于所述负状态。
-