防止侧信道分析攻击的电子电路及包括该电路的电子设备

    公开(公告)号:CN107437988A

    公开(公告)日:2017-12-05

    申请号:CN201710346062.1

    申请日:2017-05-17

    Abstract: 一种电子电路,包括操作器,所述操作器包括被配置成用于执行加密和解密操作中的任何一个或两个操作的逻辑门。所述电子电路进一步包括控制器,所述控制器被配置成用于:响应于指示所述加密和解密操作中的任何一个或两个操作被执行的控制值,控制所述操作器在时钟信号的第一时间周期内以第一模式操作并且在所述时钟信号的第二时间周期内以第二模式操作,在所述第一模式中,所述逻辑门中的每个输出第一逻辑值,且在所述第二模式中,所述逻辑门当中的第一逻辑门的数量与所述逻辑门当中的第二逻辑门的数量维持恒定,所述第一逻辑门中的每个输出所述第一逻辑值,所述第二逻辑门中的每个输出第二逻辑值。

    半导体设备及其操作方法
    3.
    发明公开

    公开(公告)号:CN116127535A

    公开(公告)日:2023-05-16

    申请号:CN202211441977.8

    申请日:2022-11-14

    Abstract: 一种半导体设备包括一次性可编程(OTP)存储器设备、密钥寄存器和密钥保护控制逻辑。OTP存储器设备存储秘密值、指示是否保护秘密值的密钥保护位、以及指示是否丢弃半导体设备的寿命终止位。密钥寄存器从OTP存储器设备加载秘密值,并且存储秘密值。密钥保护控制逻辑基于密钥保护位和寿命终止位来控制将秘密值从OTP存储器设备加载到密钥寄存器。使用密钥保护位和寿命终止位增强了秘密值的安全性,并且优化了秘密值的利用。

    储存装置、其操作方法和主机储存系统

    公开(公告)号:CN118131978A

    公开(公告)日:2024-06-04

    申请号:CN202311064696.X

    申请日:2023-08-23

    Abstract: 提供了一种主机储存系统、一种储存装置以及一种操作多个储存装置的方法。该方法可包括:通过第一储存装置的第一储存控制器将执行应用所需的资源提供至主机装置,使得主机装置执行应用;以及基于分配请求中包括的主机装置的鉴别信息,通过第二储存装置的第二储存控制器,将在信任的执行环境区域中执行的应用要使用的储存空间以应用为单位分配至主机装置。

    防止侧信道分析攻击的电子电路及包括该电路的电子设备

    公开(公告)号:CN107437988B

    公开(公告)日:2021-12-21

    申请号:CN201710346062.1

    申请日:2017-05-17

    Abstract: 一种电子电路,包括操作器,所述操作器包括被配置成用于执行加密和解密操作中的任何一个或两个操作的逻辑门。所述电子电路进一步包括控制器,所述控制器被配置成用于:响应于指示所述加密和解密操作中的任何一个或两个操作被执行的控制值,控制所述操作器在时钟信号的第一时间周期内以第一模式操作并且在所述时钟信号的第二时间周期内以第二模式操作,在所述第一模式中,所述逻辑门中的每个输出第一逻辑值,且在所述第二模式中,所述逻辑门当中的第一逻辑门的数量与所述逻辑门当中的第二逻辑门的数量维持恒定,所述第一逻辑门中的每个输出所述第一逻辑值,所述第二逻辑门中的每个输出第二逻辑值。

    可信计算系统中的计算装置及其认证方法

    公开(公告)号:CN116155503A

    公开(公告)日:2023-05-23

    申请号:CN202211346362.7

    申请日:2022-10-31

    Abstract: 提供一种可信计算系统中的计算装置及其认证方法。所述计算装置包括被配置为按照程序代码的指示进行操作的至少一个处理器,所述程序代码包括:发送代码,被配置为使所述至少一个处理器将从包括在可信计算系统中的所述多个装置之中选择的第一装置的第一标识(ID)、从所述多个装置之中选择的第二装置的第二ID、以及现时值发送到主控制器;以及认证代码,被配置为使所述至少一个处理器基于聚合签名对所述第一装置和所述第二装置执行认证,其中,所述聚合签名的生成基于所述第一装置通过使用所述现时值生成第一签名的处理和所述第二装置通过使用所述第一签名生成第二签名的处理。

    安全设备、电子设备和操作电子设备的方法

    公开(公告)号:CN109388953A

    公开(公告)日:2019-02-26

    申请号:CN201810851268.4

    申请日:2018-07-27

    Abstract: 安全设备包括安全处理器、邮箱、密码知识产权(IP)、安全直接存储器访问(DMA)电路和内部存储器。安全处理器提供隔离的执行环境。邮箱将来自CPU的请求传送到安全处理器。密码IP在隔离的执行环境中对安全数据执行包括以下各项的一个或多个安全操作:签名认证操作、加密/解密操作和完整性验证操作,而无需CPU的干预。安全DMA电路在隔离的执行环境中控制一个或多个安全操作,其中仅安全处理器被配置为控制安全DMA电路。内部存储器存储安全数据,其中对所述安全数据执行一个或多个安全操作。密码IP包括被配置为控制对外部存储设备的数据访问的DMA电路。

    存储装置和存储系统
    10.
    发明公开

    公开(公告)号:CN118192880A

    公开(公告)日:2024-06-14

    申请号:CN202310991717.6

    申请日:2023-08-08

    Abstract: 公开了存储装置和存储系统。所述存储装置包括:被配置为存储数据的至少一个非易失性存储器装置;以及存储控制器,被配置为:生成包括多个随机值的虚拟表,其中,所述多个随机值中的每个随机值指定与多个主功能对应的多个索引中的索引;将虚拟表发送到主机;从主机接收供应商唯一命令(VUC),供应商唯一命令(VUC)由主机基于虚拟表生成;基于虚拟表来解析VUC,基于解析的VUC执行与所述至少一个非易失性存储器装置对应的操作;以及将所述操作的结果发送到主机。

Patent Agency Ranking