PLL时钟发生器及其控制方法和光盘装置
摘要:
本发明提供一种PLL时钟发生器,接收输入信号,生成具有输入信号频率的N倍(N为大于或等于1的自然数)频率的输出信号,具备:对时钟信号进行N分频并输出的分频器(206);检测输入信号与分频器(206)的输出信号的相位差,并输出包含表示所述相位差信息的相位差信号的相位比较器(202);除去相位差信号的高频成分的低通滤波器(203);发生对应低通滤波器(203)的输出频率的时钟信号,并将其输出到分频器的电压控制振荡器(204);根据相位差信号,控制分频器输出信号相位的相位控制部(205)。由这样简单的构成,可以实现抖动小,高速引入的PLL时钟发生器。
公开/授权文献
0/0