Invention Publication
- Patent Title: 时钟生成装置
- Patent Title (English): Clock forming device
-
Application No.: CN98123542.5Application Date: 1998-10-27
-
Publication No.: CN1219033APublication Date: 1999-06-09
- Inventor: 大石刚士
- Applicant: 日本胜利株式会社
- Applicant Address: 日本神奈川县
- Assignee: 日本胜利株式会社
- Current Assignee: JVC建伍株式会社
- Current Assignee Address: 日本神奈川县
- Agency: 中原信达知识产权代理有限责任公司
- Agent 谢丽娜; 余朦
- Priority: 312590/97 1997.10.29 JP; 312591/97 1997.10.29 JP
- Main IPC: H03L7/00
- IPC: H03L7/00

Abstract:
本发明提供一种时钟生成装置,即使不进行偏置调整,也能迅速地进行用于生成基准时钟的基准信息的输入开始时的PLL电路的锁相动作。当输入用于基准时钟生成时作为基准信息的PCR信号时,由PCR检出器102抽出PCR信号,与PCR信号和压控振荡器(VCO)106的输出信号的比较结果相对应的控制电压VPLL被提供给VCO106,同时,该控制电压VPLL被进行A/D变换,而存储在存储器111中。由此,来控制VCO106以便于其输出信号对PCR信号进行锁相。
Public/Granted literature
- CN1169293C 时钟生成装置 Public/Granted day:2004-09-29
Information query