Invention Publication
- Patent Title: 一种低噪声PLL锁向环电路
-
Application No.: CN202310752363.XApplication Date: 2023-06-26
-
Publication No.: CN116505940APublication Date: 2023-07-28
- Inventor: 王鹏飞 , 李广森 , 熊辉涛
- Applicant: 深圳市锦锐科技股份有限公司
- Applicant Address: 广东省深圳市南山区粤海街道沙河西路深圳湾科技生态园2栋B座5层B01
- Assignee: 深圳市锦锐科技股份有限公司
- Current Assignee: 深圳市锦锐科技股份有限公司
- Current Assignee Address: 广东省深圳市南山区粤海街道沙河西路深圳湾科技生态园2栋B座5层B01
- Agency: 北京冠和权律师事务所
- Agent 时嘉鸿
- Main IPC: H03L7/099
- IPC: H03L7/099 ; H03L7/085 ; H03K3/013

Abstract:
本发明提供一种低噪声PLL锁向环电路,包括:相位频率检测单元,用于将输入信号与参考信号进行比较,生成误差信号;调整信号生成单元,用于基于误差信号,生成调整信号;修正信号生成单元,用于基于调整信号,生成修正信号;加载单元,用于基于调整信号和修正信号,加载至输入信号对应的原信号的生成器件的输入端。本发明的低噪声PLL锁向环电路,有效降低振荡电路的振荡信号的噪声,保证其在电路中发挥的作用的稳定。
Public/Granted literature
- CN116505940B 一种低噪声PLL锁相环电路 Public/Granted day:2024-02-23
Information query