发明授权
- 专利标题: 小数分频系统、方法及芯片
-
申请号: CN202310352921.3申请日: 2023-04-04
-
公开(公告)号: CN116094513B公开(公告)日: 2023-06-23
- 发明人: 张坤 , 何学文 , 张桐
- 申请人: 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司 , 合肥智芯半导体有限公司
- 申请人地址: 江苏省苏州市姑苏区锦堂街8号6F; ; ;
- 专利权人: 苏州萨沙迈半导体有限公司,上海萨沙迈半导体有限公司,天津智芯半导体科技有限公司,合肥智芯半导体有限公司
- 当前专利权人: 苏州萨沙迈半导体有限公司,上海萨沙迈半导体有限公司,天津智芯半导体科技有限公司,合肥智芯半导体有限公司
- 当前专利权人地址: 江苏省苏州市姑苏区锦堂街8号6F; ; ;
- 代理机构: 北京清亦华知识产权代理事务所
- 代理商 徐章伟
- 主分类号: H03K23/64
- IPC分类号: H03K23/64 ; G06F1/04 ; G06F15/78
摘要:
本发明公开了一种小数分频系统、方法及芯片,其中,小数分频系统包括时钟分频控制模块、小数计数模块、整数计数时钟生成模块和整数计数模块,其中,时钟分频控制模块被配置为提供预设周期数、预设小数分频值和预设整数分频值;小数计数模块被配置为根据预设周期数配置小数计数起始值,并在检测到整数计数模块的触发信号时进行小数计数值减1计数;整数计数时钟生成模块被配置为根据小数计数值和预设小数分频值生成屏蔽窗口信号,并在预设分频时间内利用屏蔽窗口信号对源时钟进行屏蔽,以生成整数计数时钟;整数计数模块被配置为在检测到整数计数时钟的上升沿时进行整数计数值加1计数,并在整数计数值达到预设整数分频值时,输出最终分频时钟。
公开/授权文献
- CN116094513A 小数分频系统、方法及芯片 公开/授权日:2023-05-09