一种静态霍夫曼并行编码方法、系统、存储介质及设备
摘要:
本发明提供了一种静态霍夫曼并行编码方法、系统、存储介质及设备,方法包括:将待处理数据输入FIFO缓存;基于RFC1951规定的静态编码码表,对所述待处理数据的码字逐一查表翻译,进行8路并行编码,得到8个字节Byte0至Byte7的编码数据;对Byte1至Byte7的编码数据进行7路并行移位,获得Byte1至Byte7的移位数据;以及对Byte0的编码数据与Byte1至Byte7移位数据求和,得到输入的8个Byte的静态压缩结果。本发明有助于对传统静态霍夫曼编码算法进行优化,使得算法在硬件实现时可以满足并行设计要求,可以最大限度发挥硬件的并行计算的特点,提升硬件电路的效率。
0/0