发明公开
CN105811968A 调制器、锁相回路及响应频率控制字产生控制码的方法
失效 - 权利终止
- 专利标题: 调制器、锁相回路及响应频率控制字产生控制码的方法
- 专利标题(英): Modulator, phase locked loop using the same, and method applied thereto
-
申请号: CN201510915696.5申请日: 2015-12-10
-
公开(公告)号: CN105811968A公开(公告)日: 2016-07-27
- 发明人: 黄逸杰 , 汪炳颖
- 申请人: 联发科技股份有限公司
- 申请人地址: 中国台湾新竹市新竹科学工业园区笃行一路一号
- 专利权人: 联发科技股份有限公司
- 当前专利权人: 联发科技股份有限公司
- 当前专利权人地址: 中国台湾新竹市新竹科学工业园区笃行一路一号
- 代理机构: 深圳市威世博知识产权代理事务所
- 代理商 李庆波
- 优先权: 62/103,735 2015.01.15 US; 14/943,129 2015.11.17 US
- 主分类号: H03L7/08
- IPC分类号: H03L7/08 ; H03L7/18
摘要:
本发明提供了一种用于响应频率控制字来产生控制码的调制器。该调制器包括加法器、累加器、下一状态产生单元以及码产生单元。加法器用于通过计算频率控制字与控制码之间的差异来产生频率误差信号。累加器用于通过累加频率误差信号来产生相位误差信号,其中,相位误差信号包括整数部分和小数部分,以及,相位误差信号的整数部分为当前状态信号。下一状态产生单元用于响应相位误差信号的小数部分所确定的特征概率分布来产生下一状态信号。码产生单元用于响应当前状态信号和下一状态信号来产生控制码。相应地,本发明还提供了一种锁相回路及用于响应频率控制字产生控制码的方法。采用本发明,调制器可以降低对非线性的敏感。
公开/授权文献
- CN105811968B 调制器、锁相回路及响应频率控制字产生控制码的方法 公开/授权日:2018-11-16